请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:SN65DSI83-Q1 大家好、
我的客户迫切希望知道以下3个 PLL 参数、以优化其 DSI 源的时钟设置。
时钟恢复方法(例如二阶 PLL)
环路带宽
阻尼因子(如0.7)
此致、
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我的客户迫切希望知道以下3个 PLL 参数、以优化其 DSI 源的时钟设置。
时钟恢复方法(例如二阶 PLL)
环路带宽
阻尼因子(如0.7)
此致、
您好!
PLL 不是 CDR、而是 PLL。
如果选择了 REFCLK、PLL 将 把它乘 以(基于 REFCLK_乘 法器 CSR)以获得内部时钟。
如果通过 HS_CLK_SRC CSR 选择 DSI 通道 A 时钟、则使用 DSI_CLK_DIVIDER CSR 值 对 DSI 通道 A 时钟进行分频。 然后、LVDSPLL 将用于将该时钟乘以 LVDS CLK。
谢谢
David