主题中讨论的其他器件:LM5141、 TPS628503
大家好、
1)
在 DS SNLS657A (DS90UB9722)第264页的表10-1中:
" VDD18/VDDIO 必须在 VDD11之前出现"
但并未说明 VDD11开始上升的最短时间、您能提供这一时间要求吗?
2)
如果 使用的 VDDIO 为3.3V、在 VDD18 = 1.8V 和 VDDIO = 3.3V 之间是否有任何时序要求?
VDDIO=3.3V 电压是否可以在 VDD18之前或之后出现?
此致、
D.
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
1)
在 DS SNLS657A (DS90UB9722)第264页的表10-1中:
" VDD18/VDDIO 必须在 VDD11之前出现"
但并未说明 VDD11开始上升的最短时间、您能提供这一时间要求吗?
2)
如果 使用的 VDDIO 为3.3V、在 VDD18 = 1.8V 和 VDDIO = 3.3V 之间是否有任何时序要求?
VDDIO=3.3V 电压是否可以在 VDD18之前或之后出现?
此致、
D.
尊敬的 Thomas:
感谢您的观看。
在我们的情况下1.1V 有一个3ms 的延迟与 VDD18 ,所以这应该是一个问题,从我的理解?
但另一方面、在本例中、VDDIO 3.3V 轨或来自3.3V 转换器的 PG 将连接到 VDD18的 EN、这是个问题吗?
https://www.ti.com/lit/ug/snvu862/snvu862.pdf
https://www.ti.com/lit/an/slda060/slda060.pdf
LM5141正在生成 VDDIO (3.3V)-> LM5141的 PG 正在启用 LP87334E -> LP87334E LDO1 (1.8V)正在启用 TPS628503 -> TPS628503 正在生成 VDD18 (1.8V)
此致、
D.
您好!
您是否具有此上电序列的示波器捕获? 我想我对您在这里所说的内容有很好的理解、但提供包含上升时间的背景信息会有所帮助。
LM5141正在生成 VDDIO (3.3V)-> LM5141的 PG 正在启用 LP87334E -> LP87334E LDO1 (1.8V)正在启用 TPS628503 -> TPS628503 正在生成 VDD18 (1.8V)
[/报价]
在上面引用的内容中、您没有提到 VDD11电源、VDD11电源轨是如何安装在这里的?
此致!
托马斯
尊敬的 Thomas:
这是一种新设计、目前没有 PCB 设计。
VDD11由 LP87334E PMIC 生成、并将在 LP87334E 启用后3ms 开始斜升、请参阅 图3-1。 https://www.ti.com/lit/ug/snvu862/snvu862.pdf 中的 LP87334E 上电和断电序列 ,而 1.8V LDO1 LP87334E PMIC 和 LDO1在 LP87334E 启用后0ms 斜升使 能 VDD18 (TPS628503),请参阅 图4-1。 https://www.ti.com/lit/an/slda060/slda060.pdf 中仅提供 AM68x 单路 LP87334E PDN-6K 基本特性
此致、
D.