This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CD4047B:CD4047 负边沿触发单稳态问题

Guru**** 2694635 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1583842/cd4047b-cd4047-negative-edge-trigger-monostable-issue

器件型号: CD4047B

30 多年来、我一直使用 CD4047。 我刚刚遇到了一个非常奇怪的异常。 我使用了一系列的三 4047 在一个渐进的定时顺序。 我使用的是单稳模式。 第一个芯片配置为正边沿触发器。 以下两个级配置为负边沿触发器。 电路按预期工作。 然后、我修改了计时分量并添加了一个新的前端计时脉冲。 该设计中添加了新的前端、以便于计时器在外部触发。 我添加了一根能够在用于校准的板载振荡器之间切换的跳线。 异常的性质:

由于上述修改、第一个单稳态电路正常工作、下一个单稳态输出稳定的高电平。

 我咨询了 Grok、寻求故障排除建议。 它指出、单稳态负边沿触发器往往是温带触发器。 我实现了建议,但一直无法让 OneShot 功能.

该电路构建在 Radio Shack 276-168B 试验电路板 PCB 上。

我已经尝试用不同的制造日期芯片替换 4047、结果相同。

我已多次验证接线是否正确。

我卸下了第三个芯片以查看这是否是导致问题的原因。 没有变化。

我在第一个单稳态触发器和第二个单稳态触发器之间添加了一个 CD40106。 没有变化。 4047 OneShot Schematic.jpg

这是编译后的原理图。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Gerard:

    请提供一个示波器截图、其中显示行为异常的振荡器的输入和输出波形。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ian。

    过去几天我一直分心。  

    我现在已经圈回这个工程。

    我已经尝试在每个 oneshot 之间添加 CD40106。 没有变化。

    以下是您请求的示波器屏幕截图。

    第一个是引脚 10 处第一级的输出。

    蓝色迹线是引脚 6 上第二级的输入。

    下一张图描述了第一级的输出和引脚 10 处第二级的输出。

    第二级输出被锁存为高电平。

    引脚 13 也没有输出。 它也被锁存为高电平。

    这是更新后的原理图。

    感谢您提供的任何见解。 这是非常令人困惑的。

    让自己度过美好的一天!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、您能否提供一个示波器屏幕截图、展示运行期间的 RC 节点? Pot 设置为什么值?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ian:

    感谢您回复我。

    第一个图像展示了第一个单稳态黄色迹线的输出。

    蓝色迹线是来自引脚 1 的图像。

    第二个示波器屏幕截图是第一个单触发输出、黄色。

    蓝色迹线是在引脚 2 和引脚 3 上看到的值、即零伏。

    插针 1、13 和 10 与第一幅图像的电平相同。

    电位器设置为 37k 的值。

    我期待着你能神圣的东西。

    让自己度过美好的一天!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    当引脚 3 和引脚 2 显示在示波器上时、是否可以使用跳线将引脚 3 短接至高电平? 这应该会强制内部栅极改变状态。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ian:

    以下是您建议的测试图像。

    第一个图像是第二个单触发被驱动的图像、如前面的帖子中所示。

    黄色迹线未短接引脚 3。

    蓝色迹线是引脚 2。

      

    该图显示引脚 3 跳接为高电平、引脚 2 保持低电平。

    谢谢您的到来,这是一个头划伤器。

    让它成为一个美好的一天!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Gerard、

    您是否可以通过任何方法使负边沿触发器件的-Trigger 引脚默认为高电平空闲? 因此、只使用一个反相器或第一级器件的负/nQ 输出来驱动负边沿触发级。

    我很好奇负边沿输入是否打算使用默认为高电平然后转换为低电平的输入。

    此致、

    Malcolm

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Malcom、

    有趣的问题。

    我现在正处于另一个项目的中间。 只要我能断开、我就会配置硬件以测试使输入保持在高电平、

    应该能够在几个小时内发布结果。

    让它成为一个好地方!  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Malcom、

    没有快乐。

    还使用新芯片进行了尝试。 结果相同。 输出锁存为高电平。

    让它成为一个好地方!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Gerard、

    很伤心。 我唯一能想到的是在正边沿触发配置中测试负边沿/不工作的单稳态测试(与我们知道工作的第一个单稳态测试相同)、看看问题是否具体与负边沿触发相关。

    我已经订购了一些样品,看看我是否可以重现问题,但这些可能需要大约一个星期到达,我可能无法在感恩节之前测试他们。

    此致、

    Malcolm

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Malcom、

    已重新配置单触发到正边沿触发器。 它正常工作。

    明天、我将其配置为负边沿触发器并报告结果。

    如果仍然失败、我将在新的试验电路板上构建电路。  

    让它成为一个美好的夜晚。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    早上好 Malcom、

    电路的所有干扰似乎都解决了这个问题、

    电路现在工作正常。 可能隐藏了一些焊接问题。

    回答您关于负边沿触发器上反相输入的问题;它的作用是将脉冲提前到输入脉冲之前。

    将输入恢复为同相后、脉冲后跟输入脉冲。

    您测试正边沿触发器的建议发现了焊接问题。

    让它成为一个伟大的一天!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Gerard:

    很高兴听到这个消息!

    此致、

    Malcolm