This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXB0104-Q1:当输入悬空时请求有关输出状态的信息

Guru**** 1959305 points
Other Parts Discussed in Thread: TXB0104, LSF0108
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/710721/txb0104-q1-request-information-about-the-output-status-when-the-input-is-floating

器件型号:TXB0104-Q1
主题中讨论的其他器件:TXB0104LSF0108

你(们)好。

当输入悬空时、客户请求有关输出状态的数据。

例如,如果 A1在输入状态时浮动,B1状态如何?

客户希望产品具有同等的浮动性能。

其他查询

是否有用于 EMMC 的专用电平位移 IC?

如果是、请推荐。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    查尔斯

    TXB 器件充当非常弱的锁存器、因此当 IO 端口悬空时、B 和 A 端口的最后已知状态将被保留。

    对于 MMC 特定器件、我已从下面的参数搜索中筛选器件:

    www.ti.com/.../products.html
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Shreyas。

    数据表规定、当 OE 为低电平时、A 和 B 为高阻态。
    (数据表:8.3.4启用和禁用)
    如果我不想在端口悬空时影响端口 B、能否将 OE 更改为低电平?

    谢谢你。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    查尔斯

    OE 引脚在低电平时通过断开<->B 连接将两个 IO 端口置于 HiZ 中。 将其绑定到高电平将启用正常运行。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Charles、

    浮动端口可能没有足够的驱动器将之前的逻辑高电平状态翻转为低电平状态。 如果 OE 未被拉至低电平、端口 B 可在端口悬空时保持最后一个已知状态。
    具有非常弱的下拉电阻也可能是另一种选择。 (大约为100k)
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shreyas

    客户要求您确认以下情况是可能的。

    1:数据通信时的电平位移。

      - OE 引脚为高电平

    2.在不进行数据通信时悬空。

      - OE 引脚为低电平

    3. 当 OE 为低电平时、它不应影响两个器件上的数据。

    有可能吗?

    谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    OE 引脚为高电平=正常运行-> Vcca 和 Vccb 之间的电平转换

    OE 引脚为低电平= A 和 B 端口上的高阻抗、保持最后已知状态。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的 SUPPROT。

    我还有一些问题。

    1.当通电状态为低电平时、OE 引脚处于低电平、A 和 B 的初始状态是什么?

      -0V 或 VCCA (B)或未知?

    2. TXB0104的 OE 引脚是否具有内部上拉或下拉电阻器。

     LSF0108的 EN 引脚是否具有内部上拉或下拉电阻器?

    谢谢,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    查尔斯

    1.请详细说明问题,我无法理解。

    2、3。 没有 OE 或 EN 引脚没有内部上拉或下拉电阻器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Shreyas

    第一个问题得到了详细解释。

    在以下序列中工作时、TXB 系列的初始输出状态是什么?

    1) 1) VDDA 和 VDDB 未应用电源

    2) 2) OE 引脚使用下拉电阻器固定低电平

    3) 3)应用了 VDDA 和 VDDB 的电源

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1) 1) A B 端口关闭。

    2) 2)由于 Vcca/Vccb 断开、A B 端口断开并关闭

    3) OE 为低电平且电源通电时、A/B 将保持最后一个保持状态。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我想仔细检查您的答案

    我不理解最后保留状态的含义。

    "最后保留状态"是否为断电前的状态?

    如果产品首先安装在电路板上、当 OE 为低电平时、端口 A 和 B 的状态是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    查尔斯

    它是上电时输入悬空前的最后一个有效已知状态。 它可以是高电平或低电平。
    断电后,状态不相关或为低电平(不处于最后已知状态)
x 出现错误。请重试或与管理员联系。