This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1427281/txs0108e-level-shifter
器件型号:TXS0108E工具与软件:
尊敬的团队:
来自印度 Dialtronics Systems Pvt Ltd.的问候。
我们使用的是 德州仪器(TI)的 TXS0108ERGYR 电压电平转换器。
在上面的原理图中、我们填充了 R286、C99、C100。
情形1:已尝试将 OE 下拉至10KE。
情况2:已尝试通过10KE 将 OE 设为上拉。
在这两种情况下、我们都没有从电平转换器获得预期的输出。
我们的要求:电平转换器的输入为3.3V PCM 信号
电平转换器的预期输出为1.8V PC 信号。
但我们没有获得预期的输出。
输入到电平转换器很好。
因此、请您验证原理图并分享您对此问题的反馈。
谢谢、此致、
Sai Ravali
原理图不完整、没有显示连接到 I/O 引脚的元件。 此外、布线长度是多长?
有关限制条件、请参阅数据表的第7.3.3节和第7.3.5节。
尊敬的 Clemens:
GroupB 是电平转换器的高电压电平3.3V 输入、GroupA 是预期的1.8V 输出。
是否有任何上拉/下拉电阻器、电容器或其他元件连接到任何线路?
输出是什么? 请显示示波器迹线。
情况1:OE 引脚被10KE 电阻器下拉。 预期输出为1.8V PCM 信号。 但我们没有得到这个。
CASE2:OE 引脚被10KE 电阻拉高。 预期输出为1.8V PCM 信号。 但我们没有得到这个。
情况3:OE 引脚下拉、直到 VCCA 和 VCCB 上电、然后在 VCCA 和 VCCB 上电后将 OE 引脚作为高电平拉。 然后、预计输出1.8V PCM 信号也未出现。
注意:电平转换器的输入是来自 FPGA 的3.3V PCM 信号。电平转换器的预期输出是1.8V PCM 信号。
PCLK 频率为2.048MHz
请检查原理图部分、并建议是否需要进行任何修改。
谢谢、此致、
Sai Ravali
你到底是什么意思"没有得到这个"? 输出电压是多少?
尊敬的先生:
在图 D18中、您可以看到我们为 FPGA 的电平转换器提供的输入。
我们在 D4处跟踪输出、这是电平转换器的输出、预计为1.8V PCLK 信号。 但我们没有得到任何信号。
我们正在用 INTRONIX 逻辑分析仪检查、在这里我们不能检查电压电平。 但至少我们必须在 PCLK 上获得一个未出现的信号。
请注意:PCLK 的工作频率为2.048MHz。
我不知道您的逻辑分析仪是如何配置的。 但线路始终为低电平并不可能是误差。 示波器引线会更有帮助。
请检查 TXS 的电源。 尝试更换芯片。
我们将在相应的引脚上获得1.8V 和3.3V 电压。 是的、我们已更换 IC。 主席先生、我的疑问是我们是否可以使用 TXS0108ERGYR 或 TXB0106 (6通道)来表示2.048MHz 的频率? 我看到的数据表显示了2.5MHz 的应用电路输出波形。 还请确认我们可以使用 TXS0108ERGYR 或 TXB0106 作为2.048MHz 的工作频率吗?
是的、它们可以支持2 MHz。
但你还没有给我所有我要求的信息。 请提供布线长度或显示电路板的照片。
嗨、Sai、
问题是仅在其中一个通道还是多个通道上可见? 我们是否能够获得有关 Clemens 对于 I/O 上外部负载条件的建议的说明(上面的原理图中未显示)?
此致、
插孔
请检查随附的屏幕截图以了解迹线长度。
嗨、Sai、
这种布线似乎不过分、 但改用示波器捕获波形会有所帮助。 请检查连续性以确保无短路、并 在没有外部上拉/下拉的情况下、通过直接偏置到 OE 引脚至 VCCA/GND 来执行功能测试。
此致、
插孔