This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPSF12C1:如何避免 AEF 输出饱和

Guru**** 2493545 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1489794/tpsf12c1-how-to-avoid-aef-output-saturation

器件型号:TPSF12C1

工具与软件:

您好!

我们已经在调整 TPS12F1的外设元件、但未能实现预期的性能。 感谢您对以下问题的支持:

  1. 我们知道、如果输入噪声水平过高、AEF 输出可能会饱和。 如果 INJ 引脚电压波形显示为方波、这是否表示 AEF 输出处于饱和状态?

  2. 如果 INJ 波形为正弦波、我们是否可以假设 AEF 未处于饱和状态? 另外、当将方波视为饱和波形时、增加 Line-FG 之间的电容会使波形从方波变为正弦波。 不过、电流电容值非常大、因此不适合大规模生产。 除了增加 Line-FG 电容外、有没有其他方法可以抑制饱和?

  3. 我们使用 PSPICE for TI、模拟了接近 PFC 工作频率(80kHz)的频率。 仿真结果显示 INJ 引脚上存在方波、与实际运行类似。 此外、在仿真中、当振荡频率设置为低于100kHz 时、INJ 输出波形始终显示为方波。 您能解释一下这种现象背后的原因吗?

  4. 数据表指出:"为了避免放大低频噪声、VDD 纹波电压应保持在±20mV 以内。" 目前我们通过 LDO 从直流电源供电、但由于开关噪声、纹波超过20mV、直到稳定下来。 是否必须将纹波电压保持在±20mV 以内?

  5. 快速入门工具中的"Regulator CM noise source impedance (CSACIN、Rsrc、Lsrc)"是指滤波器之后的交流/直流电源级阻抗。 您能否就这些参数的典型值提供指导?

感谢您的时间和支持。 期待您的答复。

此致、

Conor

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Conor、

    我将就此向您介绍

    谢谢。此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    纳雷什、您好!

    我们期待您的答复。

    谢谢!

    Conor

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Conor:

    感谢您的耐心等待、

    1.是的,如果 INJ 输出像方波,在大多数情况下,意味着它会饱和。 请检查峰峰值 INJ 电压摆幅。 如果摆幅更接近 VDD、则会达到饱和。  

    2.还有其他几种方法可以抑制饱和。 例如、您可以根据您使用的电流值增大稳压器侧 Y 电容器。 您还可以降低 AEF 环路的增益以提高饱和度。 可以通过增大 RG 电阻器来实现这一点。  

    3.该器件支持~80kHz 及以上的开关频率。 如果开关频率较低、预计出现饱和的几率会更高。 但上述建议应该有助于降低饱和程度。 如果您需要更多有关如何降低饱和影响的信息、请参阅以下链接并通读- [常见问题解答] TPSF12C1和 TPSF12C3电源滤波器 IC 常见问题解答-电源管理论坛-电源管理- TI E2E 支持论坛

    4.是的、强烈建议将电压纹波保持在20mV 以内。  

    5.快速入门中提到的值是电网源阻抗和稳压器源阻抗的典型值。   

    我建议首先使用快速入门计算器。 在步骤1、步骤2和步骤3中输入参数、并调整步骤4、5和6中的参数、以便在步骤7中得到不饱和的 INJ 引脚电压、并且必须确保获得稳定的环路增益和相位。 在快速入门计算器中确保其稳定且未饱和后、使用测量值进行操作

    谢谢。此致、