This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS25990:UVLO 处于 Vin VDD 和 EN/UVLO 引脚中

Guru**** 2387830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1490051/tps25990-uvlo-in-vin-vdd-and-en-uvlo-pin

器件型号:TPS25990

工具与软件:

大家好、团队成员:

客户想要在8V (R)、7.3V (F)的条件下设计 UVLO 点、但不想修改寄存器、我们有如下一些问题:

如果它们将 UVLO/VIN 连接在一起并在 VDD 引脚中使用电阻分压器、它们的设计是否可以实现?

另外、VDD V3024IN/ UVLO 引脚在 UVLO 功能方面的关系如何、它们是否独立?

谢谢!

Yishan Chen

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yishan:

    当 VIN<VUVLOIN 或 VEN<VUVLO 事件发生时、器件将关闭。  

    当 VIN>VUVLOIN 且 EN>VUVLO 存在时、器件将打开。

    因此、要将 UVLO 保持为8V、您还需要修改寄存器。

    此致

    Kunal Goel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kunal:

    VDD UVLO 呢?

    他们不想调整寄存器、我们是否有任何方法可以在不修改寄存器的情况下满足其 UVLO 要求?

    谢谢!

    Yishan Chen

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yishan:

    VDD UVLO 用于控制器、而非 FET。  

    很抱歉、这是不可能的。 您将需要修改寄存器。

    此致

    Kunal Goel