工具/软件:
你(们)好
您能帮助查看下面的 CSD86350 原理图、并了解是否需要进行调整
目前有多个单元无法引导。 测量后、发现+V12S_VR 和+VCPU 电压对地 1 短路。 检查和维修 3 个零件 T3~T6、清除短路现象、测量零件 T3~T6 的每一个零件、发现有一个坏零件 (T3*2 个、T5*1pcs)、测量坏零件 PIN1、2、PIN6、7、8 和 PIN9 (GND) 短路
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:
你(们)好
您能帮助查看下面的 CSD86350 原理图、并了解是否需要进行调整
目前有多个单元无法引导。 测量后、发现+V12S_VR 和+VCPU 电压对地 1 短路。 检查和维修 3 个零件 T3~T6、清除短路现象、测量零件 T3~T6 的每一个零件、发现有一个坏零件 (T3*2 个、T5*1pcs)、测量坏零件 PIN1、2、PIN6、7、8 和 PIN9 (GND) 短路
您好 Gareth、
感谢您关注 TI FET。 我认为原理图看起来可以。 您是否捕获了开关波形、并能分享这些波形? 是否在 SW 节点上看到过大的电压尖峰? 您的输入电压是否得到良好调节、或者在启动期间是否存在任何过冲? 对于某些设计、我们建议添加栅极电阻器以减慢 FET 开关速度、如果不使用、则可填充为 0 欧姆。 此外、可以在 SW 节点和 GND 之间添加一个 R-C 缓冲器、来减少可移除的 SW 节点尖峰。 但是、如果没有看到开关波形、就很难确定是否需要这些元件。 以下链接指向有关使用 TI FET 减少开关节点振铃的应用手册。 我期待您的答复。
https://www.ti.com/lit/pdf/slpa010
此致、
约翰·华莱士
TI FET 应用
您好 Gareth、
TI 在发货前 100%测试我们的分立式 FET 和电源块。 除非在电路板上组装过程中处理导致 ESD 损坏、否则在加电之前不可能发生 FET 短路。 您可以使用 DMM 在 FET 端子上进行一些测量以确定其是否正常。 您可以测量栅源极和栅漏极之间的电阻、该电阻应该非常高。 您还可以进行从源极到漏极的二极管测量。 将这些值与上电后已知正常的电路板进行比较。
谢谢、
John