This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS746-Q1:芯片外设电路设计

Guru**** 2459650 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1547794/tps746-q1-chip-peripheral-circuit-design

器件型号:TPS746-Q1


工具/软件:

请问图中芯片的外设电路设计是否合适? 它是 LDO。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jade、

    原理图看起来很好。 唯一的额外检查是导通元件上的功率耗散、因此我只需要知道最大和持续负载电流是多少?

    正如侧注所述、CFF 电容器 C6213 将减慢启动速度。 有关 CFF 的更多详细信息、请参阅此应用报告:  

    https://www.ti.com/lit/an/sbva042/sbva042.pdf?ts = 1753989690448

    此致、

    Daniel

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的检查和回复、我将自行根据负载电流检查功率耗散。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jade、

    不用客气。 我即将结束该主题。

    此致、

    Daniel