工具/软件:
你好、团队
由于未描述 PGADJ =开路时 TPS7B63-Q1 的引脚 FMA 行为、因此我在实际器件上进行了检查。
结论是电压始终处于 GND 电平、并且波形似乎由 IC 在内部下拉。
然而、即使在查看数据表后、我也无法理解为什么出现了这个波形。
请解释 PGADJ 开路时的原因是 GND 电平电压。
此致、
Saito
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:
你好、团队
由于未描述 PGADJ =开路时 TPS7B63-Q1 的引脚 FMA 行为、因此我在实际器件上进行了检查。
结论是电压始终处于 GND 电平、并且波形似乎由 IC 在内部下拉。
然而、即使在查看数据表后、我也无法理解为什么出现了这个波形。
请解释 PGADJ 开路时的原因是 GND 电平电压。
此致、
Saito