工具/软件:
您好、
请查看我们的 TPS23861 原理图、 这是我们的最新电路板、具有 4 通道 POE 网络端口。 目前、所有 POE 功能尚未发布。
芯片的 3.3V 和 48V 电源是正常电源、但漏极引脚一直是 48V、GATepin 始终处于低电平。
请问这种情况的主要原因是什么?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、张:
感谢您的耐心。 以下是我关于原理图的一些说明:
1.我建议将连接到 VDD 引脚的 CV2 旁路电容的封装尺寸增加到 0603 或 0805。 这可以帮助减少电容随时间的下降。

2.可考虑使用/RESET 和/SHTDWN 的外部上拉电阻、可能为 10k Ω。
3.确保端口保险丝的额定电压至少为 60 VDC。 端口保险丝的额定电流 (1.5A) 看起来不错。
4.请注意、端口 FET 的 RDS (ON) 值应略高、在 50m Ω 和 150m Ω 范围内 (Vgs 为 10V)。 如果更换 FET、请确保阈值电压至少为 2V。
5.设计中是否有 TVS 二极管? 48V 电源引起的任何瞬变都需要使用这些电容器。
请告诉我、添加 TVS 二极管是否解决了低栅极引脚的问题。 我在原理图上没有看到与之相关的任何其他问题。
此致、
Anagha