This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPSI31XXQ1EVM:VDDH

Guru**** 2556380 points
Other Parts Discussed in Thread: TPSI31XXQ1EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1562705/tpsi31xxq1evm-vddh

器件型号:TPSI31XXQ1EVM


工具/软件:

尊敬的团队:

我正在 TPSI31XXQ1EVM 上运行一些测试。 我在 VDDH 和 VSSS 之间以及 VDDM 和 VSSS 之间添加了一些电阻负载、以测试 IC 的负载调节。 我观察到、如果降低 VDDM 上的电阻值、使 VDDH 上的电阻保持不变、VDDH 的电压电平会增加。 通常、如果我们增加负载电流、电压电平会下降、但我在本例中观察到的结果不同。

如果我在这里遗漏了一些内容、您能告诉我吗? 此外、如果观察结果正确、背后的原因是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Nishant、

    感谢您联系我们的 E2E 团队。

    增加 VDDM 电阻有可能会导致器件上调其功率传输、并向 VDDH 轨发送额外的电荷。 通常、VDDM 和 VDDH 具有相同的总功率(最小值为 55mW)、任一电源轨折叠都将使器件进入 UVLO 状态、直到其恢复。

    此致、  
    Tilden Chen


    固态继电器|应用工程师