This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV803E:TLV803EA29DBZ TPD_HL

Guru**** 2604225 points
Other Parts Discussed in Thread: TLV803E

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1580586/tlv803e-tlv803ea29dbz-tpd_hl

器件型号:TLV803E


尊敬的团队:

 

我想知道当 VDD 变为低电平时、RST 上为什么有 1ms 的平台。 我们计划替换 RT9818C-29GV、RT 解决方案没有问题。

image.png

 

此致、

Roy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Roy:

    在示波器捕获中、VDD 似乎一直下降至 0V。 当 VDD < VPOR(对于 TLV803E、VPOR = 700mV)时、未定义复位输出的状态。 数据表中的时序图显示了这一点。 我怀疑这正是导致输出保持高电平 1ms 的原因。

    -亨利

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Henry:

    从图中可以看出、VDD 首先低于 VIT。 此时、RESET 需要在 TPD_HL 之后变为低电平。

    您是指由于 VDD 快速低于 VPOR 而导致平台生成吗?

    如果 VDD 较低 VIT 或 VPOR、客户希望立即执行复位操作。 您还有其他建议吗?

    此致、

    Roy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Roy

    当 VDD < VPOR 时、输出未定义、因为没有足够的电压来驱动输出晶体管以拉低输出。

    我们有一份应用手册、 介绍了在上电/断电期间减小电压监控器的不确定输出(复位 IC)、这介绍了缓解该问题的一种可能方法。

    -亨利