“线程”中讨论的其它部件: UCC27201
您好,
我们正在尝试在 UCC27200的 HO 引脚上获取输出 PWM。 我们已经遵循了应用程序实施指南,但仍没有获得任何结果。
我们还在一次中断试验中使用了焊接片,但运气不好。
请参阅随附的示意图捕捉了解您的类型。
注:将 R110 10R 替换为0r。
驱动程序是否需要任何默认设置来启用输出?
谢谢!!!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
我们正在尝试在 UCC27200的 HO 引脚上获取输出 PWM。 我们已经遵循了应用程序实施指南,但仍没有获得任何结果。
我们还在一次中断试验中使用了焊接片,但运气不好。
请参阅随附的示意图捕捉了解您的类型。
注:将 R110 10R 替换为0r。
驱动程序是否需要任何默认设置来启用输出?
谢谢!!!
亚历克斯:
感谢您在 E2E 上发布问题。
您电路中的 HS 连接到什么? 此问题的一个原因可能是 HS 未切换至地电位。 如果 HS 未切换至接地,则 可能不允许引导电容器充满电,以克服 HS/HB UVLO 阈值。
以下是数据表中有关此阈值的摘录:“当 VHB 至 VHS 差分电压低于指定阈值时,VHB UVLO 仅禁用高端驱动器。 VHB UVLO 上升阈值为6.7 V,具有0.4 V 滞后"
检查方法之一是使用尖头和套管探针测量 HB-HS。
谢谢,
丹尼尔·W
您好,丹尼尔,
HS 针脚连接到高压侧 FET 的来源。 请参阅我们电路中所附的 FET 部分的 PDF 文件,了解您的类型。
我检查了 HS 针脚是否发往 HB,并将其保持在12伏 VCC 水平。
有一点需要考虑,我们正在为 HI 和 LI 提供3.3V 逻辑输入,但根据数据表,12V VCC 的 CMOS 阈值为5.8 V。 这是否是问题? 我尝试在 HI 上提供12VCC,但 HO 没有很高。 此时,FET 已连接,FET 电源 VDC 被分配为12V。
我们可以订购用于3.3V 逻辑电平输入的 UCC27201吗?
谢谢!!!
您好,丹尼尔,
我参考了图6中的图形,其中显示,VDD 的输入上升阈值接近48%,大约为8-9V 直流。 基于此,我计算了9V 直流输入的4.32V 电平。 但在第6.5节中,我注意到,典型的上升阈值电压电平为5.8 VDC。 因此,我在6V 直流时提供了输入,驱动器工作正常。
我确实觉得 CMOS 和 TTL 逻辑电平芯片数据表应该是分开的,以避免任何混淆。
感谢您的善意支持和关注。 非常感谢!!!
您好,丹尼尔,
我们现在有 TTL 版本的 UCC27201。 我们正在将 PWM 输入提供给高电平引脚,占空比为60%,但我们仍面临 驱动器高侧输出问题。 HO 保持低工作时间 HS,我们在60%的占空比下提供了 PWM 输入。 低侧驱动器工作正常。 我观察到的一件事是,引导电容器的电压保持在2VDC 左右。 HB 引脚上的电压大约为12V 电源接地,HS 引脚上的电压大约为8VDC 电源接地。 请告诉我您的想法。
附加的是栅极驱动器连接的 FET 的图解,我之前已经共享了栅极驱动器部分。
谢谢!!!e2e.ti.com/.../BLDC-FET-Connections.pdf