“线程”中讨论的其它部件: ISO5852S
大家好,团队
UCC21750数据表图45所示电路中是否可以连接多个晶体管?
所有晶体管同时打开。
此致。
柳
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
柳
是的,这是可能的,也不常见。
每个 IGBT 都应在靠近每个 IGBT 引脚的位置放置各自的外部栅极电阻器。
由于收集器/发射器短路,只需要一个去共享收集器节点的去饱和 HV 二极管。
我想让大家看看我们为 ISO5852S 驾驶 parllel IGBT 而设计的参考设计。 主要不同之处是,此参考设计有一个您可能不会使用的当前缓冲区,除此之外,该设计是一个良好的起点/参考
https://www.ti.com/tool/TIDA-00917
如果回答了所有问题,请按绿色的“已解决”按钮,告诉我。
最佳
迪米特里
柳山
参考设计显示,只需一个 IC 便可驱动多个晶体管,只是将其作为与客户共享的起点。
如果回答了所有问题,请按 绿色的“已解决”按钮,告诉我。
最佳
迪米特里
柳山
[引用 userid="497502" url="~/support/power -management-group/power -management/f/power -management-forume/1082513/ucc21750-about - multiple-connections/4008520#4008520">我要将镜像夹电路与多个晶体管连接,如图45所示。你 绝对可以做到这一点。
根据晶体管的数量,尺寸和板上的物理位置,一些客户使用 CLMPE 引脚切换到 UCC217xx,以控制米勒钳制的外部 MOSFET。
我想说,如果您的并行 FET 的放置相对较近,并且您不会使用缓冲器,您不需要外部 Miller Clamp FET,那么就不需要这样做了。
当驱动器离晶体管非常远时,这一点非常有用。
最佳
迪米特里
柳山
我很高兴听到这个消息!
仅供参考,我们在以下链接提供了 E2E 中 UCC217xx 系列驱动程序的比较表:
未来可能会有所帮助。
如果您还有任何疑问,请随时与我们联系。
最佳
迪米特里