您好的支持团队、
PH 引脚的开关波形。
低电平不会达到0V、但大约为0.4V。
请告诉我它不会变为0V 的原则?
此致、
DIE-K
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好 Dice、
对于 PH 引脚、最小电压可升至-0.6V。 因此、理论上这不会损坏器件。
将其设为0V 将非常具有挑战性。 为了减少这种振铃、需要遵循所有数据表指南的适当布局实践。 电路板上的寄生效应、无源器件的选择、都在控制这种振铃方面发挥着至关重要的作用。 您目前是否遇到任何与应用程序相关的问题?
该器 件非常旧、我们建议使用较新的器件之一、如 TPS62851x 或 TPS62850x-Q1。 较新的器件更易于设计、对外部组件的需求更少、并且性能也更好。
此致、
Febin
您好 Dice、
您能分享一下原理图吗?
-我尝试在 Webench 上模拟 TPS54218的 vSwitch 波形,并且低电平本身达到0V。
-您能否确认测量技术是否正确? https://training.ti.com/power-tips-managing-your-dcdc-converters-switch-node-sensitivity
-另请分享电感器电流、Vout、Vin 波形。
-电感器器件型号是什么?
此致、
Febin