主题中讨论的其他器件:LMR33630
尊敬的专家:
您能帮我理解 DS 中第8.3.1章的以下段落吗?
非常感谢!
将进入电源正常状态标志引脚的电流限制在小于5mA 直流 当器件处于内部时、最大电流被限制在大约35mA
器件禁用时、电流约为65mA。 内部电流限制可保护器件免受任何影响
对连接到此输出的滤波电容器放电时可能出现的瞬态电流。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的专家:
您能帮我理解 DS 中第8.3.1章的以下段落吗?
非常感谢!
将进入电源正常状态标志引脚的电流限制在小于5mA 直流 当器件处于内部时、最大电流被限制在大约35mA
器件禁用时、电流约为65mA。 内部电流限制可保护器件免受任何影响
对连接到此输出的滤波电容器放电时可能出现的瞬态电流。
尊敬的 Lin:
电源正常状态标志引脚的最大开漏 FET RDS (ON)为150 Ω、PG 引脚将显示0.75V 的上拉电流为5mA、这可能是下游控制器芯片接受的逻辑低电平的最大电平、 因此、我们建议使用100K 上拉电阻器来限制上拉电流。
有时客户会在 PG 标志迹线上添加类似0.1uF 的电容器来滤除输出噪声、因此 LMR33630 PG 引脚设计为在 PG 引脚拉低时限制放电流、否则不受限的电流可能会对漏极开路 FET 造成 EOS 损坏。
您只需考虑 PG 信号下降压摆率(或低电平有效的延迟时间)以及 PG 迹线上的电流限制值和电容值。
B R
Andy