大家好、
我想确认有关 TPS65910规格的两项内容。
第一:
第40页的 TPS65910数据表显示了 VRTC 上升、VMBHI 阈值看起来与时序相同。
这意味着 VTC 上升时间取决于 VCC7上升时间。 正确吗?
第2次:
第40页的 TPS65910数据表显示 了 tdbPWRONF
当 PWRON 被用作 器件上电使能条件时、低电平最初被强制进入 PWRON 引脚、而高电平最近被强制进入。
在器件上电使能条件下、PWRON 引脚需要多长时间才能保持高电平?
此致、
三浦岩崎
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我想确认有关 TPS65910规格的两项内容。
第一:
第40页的 TPS65910数据表显示了 VRTC 上升、VMBHI 阈值看起来与时序相同。
这意味着 VTC 上升时间取决于 VCC7上升时间。 正确吗?
第2次:
第40页的 TPS65910数据表显示 了 tdbPWRONF
当 PWRON 被用作 器件上电使能条件时、低电平最初被强制进入 PWRON 引脚、而高电平最近被强制进入。
在器件上电使能条件下、PWRON 引脚需要多长时间才能保持高电平?
此致、
三浦岩崎
岩崎-圣、
了解您使用 TPS65910为哪个处理器供电会有所帮助、但现在我假设这是 Sitara AM335x。
[引用用户="Mitsuharu Iwasaki7"]
第一:
第 40页的 TPS65910数据表显示了 VRTC 上升、VMBHI 阈值看起来与时序相同。
这意味着 VTC 上升时间取决于 VCC7上升时间。 正确吗?
[/报价]
是的、一旦应用 VCC7、VRTC 立即开启。
[引用用户="Mitsuharu Iwasaki7"]
第2次:
第 40页的 TPS65910数据表显示 了 tdbPWRONF
当 PWRON 被用作 器件上电使能条件时、低电平最初被强制进入 PWRON 引脚、而高电平最近被强制进入。
在器件上电使能条件下、PWRON 引脚需要多长时间才能保持高电平?
[/报价]
PWRON 应连接到一个按钮。 该信号的去抖延迟为500-550ms、如数据表第41页所示。 PWRON 引脚必须在<8s 内再次为高电平、或者它将被计数为长按并关闭系统(tdPWRONLPTO)。 PWRON 处于高电平的时间无关紧要。 它可能永远很高、任何事情都不会发生。 只有低时间才重要。