主题中讨论的其他器件:TPS65023
您好!
在我的设计中、我不使用 PWRFAIL _SNS 和 PWRFAIL 引脚。 我可以将这些未使用的引脚保持断开状态吗?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
如果使用 PWRFAILz (输出)、则需要一个上拉电阻器来达到 I/O 电压(1.8V 或3.3V)、因为它是漏极开路。
如果 使用 PWRFAIL_SNS (输入)、通常需要一个电阻分压器、以便在输入电压超过不同的阈值时测量的电压高于1.0V 阈值。 例如、如果监控 VIO = 3.3V、则可以计算电阻分压器、如下所示:
例外情况是、如果您测量的 VCORE = 1.1V、则可以将 VCORE 直接连接到 VPWRFAIL_SNS、或在比较器超过1.0V 阈值时增加 RC 延迟(这会延迟 PWRFAILz 输出信号)。
如果您参考此应用手册: 使用 TPS65023的 NXP i.MX 7电源设计
它使用的是具有模拟定序电路的类似器件(TPS65023)。
在您的情况下、您需要首先启用 DCDC1 (VIN 直接连接或通过肖特基二极管连接到 DCDC1_EN)。
但是、如果生成的电压恰好为1.0V、则可能不足以使 PWR_FAIL_SNS 比较器跳闸。 此外、PWR_FAILz 输出通常用于释放正在供电的 SoC 的 PORz 输入。
我关于启用 DCDC2的建议是:
通过 RC 延迟--> VIN 连接到电阻器(100kOhm),电阻器的另一侧连接到一个电容器(0.1uF),在 EN_DCDC2引脚“看到”高逻辑电平(VIH)之前需要对该电容器进行充电。 R*C =(100kOhm)*(1uF)= 10ms、但当 VIN =5V*63%= 3.15V 时、EN_DCDC2上的电压将在<10ms 内大于 VIH。
这样、DCDC1首先由 VIN 使能、DCDC2也在延迟后由 VIN 使能、这将使 DCDC1有时间达到目标输出电压(1.0V)、并在 DCDC2开始导通前保持稳定。