您好,
当 LMG1020的?信号为5V 但输出介于0.1V 和1.5v,之间时、我重新发送几个 LMG1020片段以测试结果仍然是相同的,、因此您认为原因可能是什么
请查看原理图。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
感谢您的更新、
1020需要其 VDD 电容靠近 VDD 和 GND 引脚。
我看到 C29是用于低电感栅极环路和高峰值拉电流的馈通电容、但 VDD 上也应该有一个1uF XR7电容以实现稳定性。
VDD 电容的放置可能在布局中不是最佳的。 这就是我要求查看布局部分的原因。
为了确认问题是什么、您能否拍摄波形问题的示波器截图?
还应在原理图中突出显示探测点所在的位置。
您如何脉冲 IN+和 IN-?
谢谢、
感谢 Suy 的更新、
为什么选择 IN+和 IN-的脉冲延迟2ns、而不是 IN+上的2ns 脉冲?
为了使 VDD 保持在5V、1020的 VDD 引脚需要两个电容器。 源电流的高频馈通电容、我在第一个原理图中看到了这种情况、而稳定性的低频1uF 则是我在 VDD 上看不到的。
您能否确认 VDD 引脚是否具有这些电容?
您能否确认1020电源为5V、1020 VDD 引脚为5V?
该波形上的 V/div 是多少? 脉冲是否为4V 峰值?
如果峰值较高、则脉冲看起来良好。 由于上述电容值甚至 VDD 电容布局放置方式、VDD 引脚可能无法看到正确的电压、这就是为什么布局可能导致此低 VDD 问题的原因。
此外、上升/下降时间大约为慢3倍、您是否使用栅极电阻器或大型栅极电荷 FET?
在未组装 FET/负载的情况下是否仍会出现此问题?
谢谢、