我对 UCC28070有疑问。
我以前问过一个问题,但我在所附文件中写下了内容。
谢谢你。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你好
感谢您的回答。
请参阅数据表第7.3.4节中的公式(9)和(10)。
从这个等式中、我们认为可通过增加同步脉冲宽度(DSYNC)和减少最大占空比设置电阻(Rdmax)来增加最大占空比。
kΩ、如果同步脉冲(fsync)设置为200kHz、同步脉冲占空比设置为35%、Rdmax 设置为47 μ s、则计算出的最大占空比约为98%。
然而、当使用真实机器进行测量时、最大占空比为83%。
问题
1可通过增大同步脉冲宽度(DSYNC)和减小最大占空比设置电阻(Rdmax)来增大最大占空比。
这个想法是正确的吗?
2在计算中、最大占空比为98%、但实际机器的差值为83%。
为什么它如此不同? (可以考虑什么?)
谢谢你。
您好、Masa-San、
同步脉冲宽度必须最小化、建议最小值为200ns、这可确保同步脉冲不会显著缩短 PFC FET 的最大导通时间。
同步脉冲的上升沿同步主时钟、同步脉冲的下降沿启动最大占空比计时器。 因此、在使用外部同步脉冲时必须调整 RDmax 电阻值、并且还必须考虑同步脉冲宽度。
您从何处获得98%的最大占空比值? 请注意、如果 CS 变压器未正确复位、则可能会饱和。
数据表中给出了 UCC28070的典型 Dmax 为95%。
处理50ns 至100ns 的同步脉冲负边沿时会有额外的延迟、这可能会进一步降低最大占空比。
此致
Peter