This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ULQ2003A:SPICE 模型和上升时间(下降时间)

Guru**** 2390755 points
Other Parts Discussed in Thread: ULQ2003A, TPL7407LA

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/834452/ulq2003a-spice-model-and-rising-time-falling-time

器件型号:ULQ2003A
主题中讨论的其他器件: TPL7407LA

大家好、

请帮助我回答客户的以下问题、非常感谢。

请告诉我在以下条件下的 ULQ2003A 上升时间和下降时间。
[条件]输入:0-5V 脉冲(不考虑上升和下降时间)
         输出:负载电阻(大约1kΩ Ω)

e2e.ti.com/.../8802.rising-falling-time.pdf

[背景]
该晶体管阵列用于生成栅极脉冲(用于驱动开关模块的开/关信号)。
我将一个光电耦合器和一个电阻器连接到输出端子以打开和关闭15V 电源、但光电耦合器具有一个内置的高灵敏度 IC、并且指定在上升时间和下降时间的0.5uS 内驱动 IF (光电耦合器输入电流)。 (请参阅随附的)
我之所以询问这个问题、是因为 IF (光电耦合器输入电流)的上升时间(下降时间)取决于这个晶体管阵列的特性。
此外、您能否提供我想在此处仿真的 ULQ2003A SPICE 模型(或相同规格)?

e2e.ti.com/.../transistor-array.pdf


此致、
Tom Liu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Tom、

    我们无法保证上升时间和下降时间将限制为0.5us、因为这取决于负载条件和温度变化。 保证这种上升/下降时间的最佳方法是使用您的特定负载评估器件、以查看行为是什么样的。

    至于建模、这些是传统器件、因此没有可用的模型、我们也没有创建模型的计划。 另一个功能等效的低侧开关是 TPL7407LA、该模型可在线获取。

    谢谢、

    Alek Kaknevicius