This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS82130:PG 输出的传播延迟

Guru**** 2393725 points
Other Parts Discussed in Thread: TPS82130

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/857576/tps82130-propagation-delay-of-pg-outpu

器件型号:TPS82130

你(们)好

我的客户有疑问。

TPS82130的 PG 输出说明中介绍了以下内容。
然而、当波形被确认时、在输入电压上升至大约1.6V 后、PG 下降至低电平。

PG 上拉目标是输入电压。

可能有延迟时间、这种行为是否正确?
如果存在延迟时间、该时间有多长?

最恰当的考虑

T Kishi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 T:

    PG 是电源正常输出引脚。 只有在输出被调节后、它才会拉高。 从波形的外观来看、EN 永远不会拉高、VOUT 为0V。 PG 引脚暂时被拉高、因为它连接到 VIN、但随后急剧变为低电平、因为该器件未启用和调节。

    为了真正地发挥 PG 引脚的作用、您应该将 EN 引脚拉高、以便器件开始进行调节。 施加到 PG 引脚  上的高电平 VIN 增量将是延迟时间。  

    此致、

    Jimmy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好 Jimmy

    感谢你的答复。

    数据表显示、当<VIN <VUVLO. 为0.7V 时、PG =低电平
    换句话说、PG 引脚只能上升至大约0.7V。
    然而、当检查波形时、它上升至大约1.6V。
    对于0.7V 的误差范围、这种情况太宽。 (约2.2倍)
    在 VIN 超过0.7V 且 PG 输出被确认之前、预计会有一段延迟时间。 这个想法是不是错误的?

    最恰当的考虑

    T Kishi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 T Kishi:

    感谢您的澄清。 我现在理解问题了。

    您认为 PG 引脚应该在0.7V 左右处于低电平、而不是 数据表表表表1后面的波形中看到的1.6V 左右。  

    下面我有一些建议:

    1. 数据表中未指定此延时时间、因此我必须跟踪之前在此器件上工作的应用工程师。 此外、我将订购 EVM 在实验室中进行测试并确认延迟。 但是、我建议您测试以下内容以了解延迟。 如果可能、您能否以100mV 的增量缓慢斜升 VIN 并监控 PG 何时拉高? 如果输入电压缓慢上升并且器件能够响应、PG 信号可能会在1.6V 之前拉低。 VIN 达到0.7V 与 PG 逻辑状态低电平之间的差值将是您的延时时间。  
    2. 您能否为客户的电路提供原理图? 从波形可以看出、PGOOD 通过上拉电阻连接到 VIN、而不是分压。 如果客户的 VIN 高于6V 且 EN 引脚被拉至高电平、则 PGOOD 将看到 VIN。 如果 PGOOD 引脚电压超过6V、则可能会损坏该引脚。

    此致、

    Jimmy  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好 Jimmy

    感谢您的评论。

    客户表示只要这种现象出现、就应该工作、所以已经关闭了。
    感谢您的合作。

    T Kishi