This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] BQ24610:BQ24610:

Guru**** 2416330 points
Other Parts Discussed in Thread: BQ24610

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/829608/bq24610-bq24610

器件型号:BQ24610

您好!

 我们在电路板上使用 BQ24610。 在这种情况下、我们将 PG 引脚用于获取适配器存在状态。 但如果存在交流电、PG 始终为低电平。

请对此提供帮助。

此致、

Shafeeq

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我们在缺少交流电时探测了 VCC 引脚。

    电池电压为7.8V。 反向 FET 上的内部二极管将电池电压传递到 VCC 引脚。

    交流电不存在时是否需要 VCC?

    我们是否可以在不使用反激式二极管的情况下使用 MOSFET?

    我们必须使用  IC 未来的适配器。 为此、我们使用 PG 引脚。

    请尽快帮助我们解决问题。

    此致、

    Shafeeq

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shafeeq、

       您能否在适配器插件上获取波形、在其中监控 PG、VCC、SRN? VCC 上升时触发、时间刻度约为4ms。 使用反激式二极管、您是指 D10吗? 当适配器不存在时、预计 VCC 电压将为 SRN -体二极管压降、但这仍然被视为无效 VCC、因为它不满足睡眠条件。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我已经给出了到 PG 引脚到 VREF 的上拉电阻。

    当我探测到 VREF 时、如果没有交流电、则不会生成 VREF。 这是否是预期条件?

    我已经移除了上拉电阻并进行了测试。 那时它工作正常。

    但根据数据表、PG 是开漏输出。 我无法理解、如果没有上拉电阻器、它是如何变得高的?

    此致、

    Shafeeq

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shafeeq、

        开漏输出意味着有一个连接到 GND 的内部 FET、如数据表中的功能方框图所示。 当 VCC 有效时、该 FET 将被驱动关闭、电流会流过 LED、但如果 VCC 无效、该 FET 将打开、因此没有电流流动、LED 将不会亮起。

    当 VCC>UVLO 而不处于睡眠状态时、VREF 是预期的、因此移除适配器时不会生成 VREF。 移除上拉电阻并进行测试意味着什么? 在此测试中、您对 R114进行了解焊并探测了 PG? 您观察到了什么电压?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kedar、

    我删除了 r114并进行了测试。 因此、当存在交流电时、PG 引脚显示0、当缺少交流电时、PG 引脚显示1。 由于它是一个开漏输出、当缺少交流电时、晶体管将不会打开、PG 引脚将 处于三态状态。 当缺少交流电时、我探测 PG 引脚、PG 引脚上的电压为3.29V。 如果没有内部或外部上拉、我无法理解该引脚是如何变为高电平的。

    这是否是意外情况? 请确认。

    由于 VREF 在 VCC 无效时不会生成、因此我是否必须将上拉电阻上拉至电路板中的其他3.3V 电压、以便在缺少交流电时向处理器获取高电平信号?

    请建议。

    谢谢、此致、

    Shafeeq

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shafeeq、

      当您将 PG 上拉至3.3V 时、这是预期行为。 有效 VCC 时 PG 将为低电平、无效 VCC 时 PG 将为高电平。

    当缺少交流电时、您将无法将 VREF 用作处理器的高电平信号。