您好!
我们在电路板上使用 BQ24610。 在这种情况下、我们将 PG 引脚用于获取适配器存在状态。 但如果存在交流电、PG 始终为低电平。
请对此提供帮助。
此致、
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Shafeeq、
开漏输出意味着有一个连接到 GND 的内部 FET、如数据表中的功能方框图所示。 当 VCC 有效时、该 FET 将被驱动关闭、电流会流过 LED、但如果 VCC 无效、该 FET 将打开、因此没有电流流动、LED 将不会亮起。
当 VCC>UVLO 而不处于睡眠状态时、VREF 是预期的、因此移除适配器时不会生成 VREF。 移除上拉电阻并进行测试意味着什么? 在此测试中、您对 R114进行了解焊并探测了 PG? 您观察到了什么电压?
您好 Kedar、
我删除了 r114并进行了测试。 因此、当存在交流电时、PG 引脚显示0、当缺少交流电时、PG 引脚显示1。 由于它是一个开漏输出、当缺少交流电时、晶体管将不会打开、PG 引脚将 处于三态状态。 当缺少交流电时、我探测 PG 引脚、PG 引脚上的电压为3.29V。 如果没有内部或外部上拉、我无法理解该引脚是如何变为高电平的。
这是否是意外情况? 请确认。
由于 VREF 在 VCC 无效时不会生成、因此我是否必须将上拉电阻上拉至电路板中的其他3.3V 电压、以便在缺少交流电时向处理器获取高电平信号?
请建议。
谢谢、此致、
Shafeeq