This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM5170-Q1:当断路器功能被禁用时、SYNCOUT 大约为10kohm

Guru**** 2451970 points
Other Parts Discussed in Thread: LM5170-Q1, LM5170

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/844905/lm5170-q1-about-10kohm-of-syncout-when-circuit-breaker-function-disabled

器件型号:LM5170-Q1
主题中讨论的其他器件: LM5170

您好!

SYNCOUT 下拉电阻器值是否正好需要10kohm?

当断路器功能被禁用时、我们需要在 SYNCOUT 上拉低10千欧到 GND。 当四相运行时、SYNCOUT 连接另一个 LM5170-Q1的 SYNCIN。 SYCIN 引脚具有100k Ω 的内部电阻器。 在这种情况下、SYNCOUT 下拉电阻器值将变为大约9k Ω。

当下拉电阻值为9k Ω 时、是否启用了断路器功能?

此致、

渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Watanabe-San、

    感谢您发帖。   当数据表建议10k 时、已考虑内部电阻器的影响。 简而言之、是的、它与9kOhm 的等效电阻器配合使用。  

    谢谢、

    应用工程学 Yohao Xi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Xi-San、

    我了解到、考虑了 SYNC_IN 引脚内部下拉电阻器。 谢谢你。

    让我再问一个问题。

    nFault 在 UVLO 变为高电平->低电平->高电平时变为低电平。 第一个 UVLO 为高电平是因为24V 上电并且没有问题。

    UVLO 变为低电平然后变为高电平、nFault 为低电平。 SyncOut 被下拉、所以故障检测将被禁用。

    当 UVLO 从低电平变为高电平时、nFault 变为低电平是否有任何原因?

    此致、

    渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Watanabe-San、

    负责该部件的工程师目前不在办公室。 他将在28日的一周前回来。

    谢谢、

    Richard

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Watanabe-San、

    首先、请注意、我目前正在进行商务旅行。  我会尽快回复。  但是,我的答复可能会延迟。

    如果我正确理解了您的描述、nFAULT 不应像这样运行。  您能在同一个示波器图上展示 UVLO 和 nFAULT 的波形吗?

    谢谢、

    Youhao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我认为问题已经解决了吗?  让我关闭它、但您可以通过添加新帖子重新打开它。

    谢谢、

    Youhao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Youhao-San、

    我没收到你的帖子。 我很抱歉。 让我检查波形。

    此致、

    渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Youhao-San、

    很抱歉我迟到了。 请让我离线分享波形。

    此致、

    渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Watanabe-San、

    我们能否通过电子邮件继续讨论并在此处关闭主题?  正如我在电子邮件前面提到的、UVLO 引脚是高阻抗引脚、在电路启用之前为无源引脚、因此它不会主动钳制电压。  一旦电路被启用(UVLO>2.5V)、一个内部25uA 电流源被打开来产生滞后。   在您的测试中、UVLO 引脚在1.4V 时保持低电平不是由 LM5170引起的、而是由您的外部电路引起的。  1.4V 只是结果。

    谢谢、

    Youhao