主题中讨论的其他器件:TPS544C25、 CSD87331Q3D、 PMP12004-HE、 TPS650861、 CSD87350Q5D、 CSD87588N、
您好!
器件型号:- TPS6508640、TPS544C25、CSD87381P1、CSD87331Q3D
评估板:PMP12004-HE
FPGA:- XCZU9EG-FFVB1156
我使用的是 Xilinx "XCZU9EG-FFVB1156"、因为它尝试使用"TPS6508640"、"TPS544C25"和 PMP12004-HE
参考设计。 但阅读 TI 文档几乎不会引起混淆。 因此,要求澄清以下几点:
根据 Xilinx 数据表、"VCCINT"应在"VCCBRAM"之前加电、但根据 TPS6508640数据表"VCCINT"获得的结果
稍后加电至"VCCBRAM"。 如果我们按照 TPS6508640使用该参考设计、它是否会对 FPGA 造成任何问题
开机及其工作情况?
请参阅"TPS6508640"数据表的第6.3段、其中指出"虚线显示了 VCCINT 短接的选项
VCCBRAM 适用于电压相同且电流小于25A 的情况。在这种情况下、TPS544C25器件不是
而 GPO1应短接至 CTRL4"。 建议使用的 FET "CSD87381P1 (在 TPS6508640数据表中)"或"CSD87331Q3D (在 PMP12004-HE 中)"、其额定电流最大为15A。
然后,当"VCCINT"和"VCCBRAM"短接在一起时,如何达到>20A 和<25A"之间的电流要求。
3.根据 Xilinx 数据集(ug583,页码 34、表编号 1-13)、"VCC_PSPLL"电源应不同于"VCC_PSAUX"电源。 但在"PMP12004-HE "中、两者都是
由"降压5"供电。 也符合 Xilinx 数据集(ds925、页码 4、表2)"VCC_PSPLL"的命令电压电平为1.2V、而"VCC_PSAUX"为1.8V
为什么两个电源都在"PMP12004-HE 中耦合?
4、我们能否通过 I2C 永久更改"TPS6508640"中的电源序列顺序?
谢谢你