您好!
我们使用 LP2951-33DR LDO 为 LCD 模块上电。 电流要求为10mA。
我们可以看到导通期间输出端的尖峰。 振幅为4.4V。 我们将输出电容器从100nF 更改为3.3uF、但问题仍然存在。
在输出端会导致这些尖峰的原因是什么? 可以采取哪些措施来最大程度地减小尖峰?
此致、
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Vasanth、您好!
感谢您提供最新的原理图、John 正在度假、但我想跟您联系。 必须注意的 是、该 LDO 通常会出现一些过冲、实际上数据表的图21中显示了过冲。
此外、我看到关断引脚接地、您的示波器屏幕截图中显示了过冲、显示了 Vout 非常接近 Vin。 这向我表明、当 Vin 达到输出电压值时、器件可能处于压降状态、这将导致输出过冲。
当 LDO 处于压降状态时、输出电压低于精度规格。 这种情况会导致误差放大器强制导通晶体管的栅极、从而使导通晶体管完全导通并提供尽可能小的电阻、这意味着 VOUT 尽可能地跟踪 VIN。 当输入电压恢复时、误差放大器必须强制通流器件的栅极进入相反的电源轨、从而使通流晶体管具有更大的阻性。 栅极电压的变化需要有限的时间、具体取决于误差放大器的带宽。 如果 VIN 在此期间快速上升、则 VOUT 跟踪 VIN 并过冲至高于标称输出电压。
可以避免这种情况的一种方法是在 SENSE 和 VTAP 之间添加前馈电容器、我们通常建议 LDO 使用1nf-100nF。 这会将两个节点交流耦合在一起、并减缓启动期间输出电压的上升、从而减少您看到的过冲。 在本 应用手册中、我们介绍了使用 CFF 的优缺点。