您好!
我想了解有关 LP2953器件的一些信息、更确切地说、还想了解有关误差放大器的信息。
您能否给我提供 LP2953中的误差放大器规格(开环增益、单位增益带宽、相位裕度、输入失调电压)?
感谢您的考虑、
此致、
Aymeric
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 Aymeric:
遗憾的是、这些并不是我们出于竞争原因直接向员工提供的规格。 但是、您可以很轻松地估算其中的大部分值。
-Kyle
非常感谢 Kyle 的回答。 我正在尝试根据方框图了解原理图(这是我的研究结果)。
1) 1)根据方框图、误差放大器的输入 V+连接到-60mV (而不是其具有电阻的输出...)。 请告诉我偏压来自哪里?
2) 2)在原理图上、我可以看到 EA 的输出是 Q26晶体管、但 Q29晶体管的用途和电阻 R21 (4欧姆)是什么?
3) 3)对于所有比较器、输出为0V 还是5V?
感谢您的观看、
Aymeric
尊敬的 Aymeric:
请参阅以下我的答案:
1) 1)根据方框图、误差放大器的输入 V+连接到-60mV (而不是其具有电阻的输出...)。 请告诉我偏压来自哪里?
EA 的+输入未连接到-60mV、而压降检测比较器的+输入设置为高于反馈节点(即用于设置输出的电阻分压器的抽头点)+60mV。 在正常运行期间、反馈节点等于基准电压(1.23V)、但是当器件开始压降时、反馈节点会降低。 如果反馈节点下降60mV (1.23V 的5%)、则压降检测比较器会将误差信号从高电平翻转为低电平。
2) 2)在原理图上、我可以看到 EA 的输出是 Q26晶体管、但 Q29晶体管的用途和电阻 R21 (4欧姆)是什么?
虽然我很高兴能帮助您了解该器件工作原理背后的一般想法、但我不认为出于您的研究项目的考虑、我不应该深入探讨晶体管级运行的具体细节。
3) 3)对于所有比较器、输出为0V 还是5V?
所有比较器的输出均为开漏拓扑、请参阅下面的原理图。 这意味着比较器驱动一个连接到输出引脚的 FET。 因此、当 ERROR 引脚处于逻辑低电平状态时、FET 完全导通、大约等于0V (有关该 FET 的载流能力、请参阅图22)。 当 ERROR 引脚处于逻辑高电平状态时、FET 关断、并将大致等于标记为 VPU 的上拉电压(FET 确实具有少量的泄漏电流 IOH、这将导致误差略小于 VPU)。
-Kyle