您好!
在数据表第20页中、它显示"此外、在每个突发数据包中、运行变为高电平到第一个 PWML 脉冲变为高电平之间存在两个延迟。 μs μs 为2.2 μ s 的固定延迟时间、旨在为 UCC28780和栅极驱动器提供适当的唤醒时间、以便从等待状态转换到运行状态。第二个延迟是电气表中另一个2.2 μ s 的超时 tZC、 旨在通过等待辅助绕组电压(VAUX)上的过零检测(ZCD)、打开 DCM 振铃谷点周围每个突发数据包的第一个开关周期的低侧开关。"
请帮助检查逻辑是否正确:
1.运行达到高电平后、UCC28780的弱电延迟时间将为2.2us;
在这个2.2us 弱启动时间之后、将有2.2us 的超时延迟时间。
3.在4.4us (2.2us+2.2us)延迟时间之后、如果 VS 引脚监控器存在 ZCD 事件、PWML 将被触发为高电平。
因此、从 RUN_HIGH 到 PWML_HIGH 的延迟时间通常为4.4us。 对吧?
但是、我检查了、 在我的电路板上、从 RUN_HIGH 到 PWML_HIGH 只有2.2us。
请帮您解释一下。
谢谢!
BR