This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS3895:在 VPOR 之前 SENSE_OUT 为低电平

Guru**** 2322090 points
Other Parts Discussed in Thread: TPS3895
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/587486/tps3895-sense_out-to-be-low-before-vpor

器件型号:TPS3895

尊敬的团队:

在 VPOR 之前的上电期间、TPS3895 SENSE_OUT 状态未知、并显示在下面突出显示的区域中。  

使用10k Ω 下拉低电阻器、但在上电期间、SENSE_OUT 上仍然存在尖峰。

我是否可以知道在上电期间是否有任何方法使 SENSE_OUT 变为低电平?

谢谢你。

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ting、

    我们有一种解决方案、在 VCC 出现之前将 SENSE_OUT 保持在低电平、然后器件正常工作(当"高电平"时、SENSE_OUT 将略低于正常值)。 它在输出端需要2个外部 MOSFET 和2个外部电阻器。 Q1是 N-FET、Q2是 P-FET。 请参阅下面的解决方案。

    此解决方案是否适合您?

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Michael、

    我是否可以知道是否存在测试波形和建议的 TI MOSFET 等实验数据?
    我们将应用 EVM 进行测试。 但是、如果有测试数据、这将对我们大有帮助。

    谢谢!
    此致、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ting、

    我们已经运行了一些仿真、我们认为该解决方案是有效的。 请参阅下面的原理图和结果。 注意:我将 SENSE_OUT 拉至低电平、直到 Vcc 达到~1.5V、这应该是正常的、因为建议的最小工作电压为1.7V。

    结果:

    仍然需要进行一些基准测试、但我现在需要一些器件。

    Michael