请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:UCC28950 大家好、
从施加 VDD 到 OUTx 固定为低电平的持续时间是多少?
我们假设这些引脚在特定时间段(例如、在 VREF 开始之前)内具有高阻抗、这一假设是否正确?
这是设计所必需的。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
从施加 VDD 到 OUTx 固定为低电平的持续时间是多少?
我们假设这些引脚在特定时间段(例如、在 VREF 开始之前)内具有高阻抗、这一假设是否正确?
这是设计所必需的。
您好 Kinjoh-San
施加 VDD 后、OUTx 将始终保持低于200mV、直到控制器在 OUTx 引脚上开始生成正确的脉冲。
我今天早上拍摄了下面的屏幕截图。 您可以看到、OUTA 上的小峰值为180mV - OUTA 随 VCC 增加、直至达到该点-当我降低 VCC 上的 dv/dt 时、该峰值不存在、如下图所示。
YEL:VCC
红色:OUTA
蓝光:参考电压
VCC 设置为12V、限流源设置为2.0A。 通过开关施加 VCC、以最大程度地提高 dv/dt。 OUTA 清晰地开始了。
OUTA 在此测试中断路。
OUTA 峰值电压为180mV
OUTx 事件与 VREF 无关。
YEL:VCC
红色:OUTA
VCC 设置为12V、限流源设置为130mA。 OUTA 清晰地开始了。
我希望这能解答您的问题、如果您需要 更多信息、请告诉我。
此致
Colin