This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC28950:UCC28950同步

Guru**** 2463330 points
Other Parts Discussed in Thread: UCC28950

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/564575/ucc28950-ucc28950-sync

器件型号:UCC28950

尊敬的团队:

请查看下面我的客户提出的问题:

电源(P.S) 主要参数:

输入电压:300V、输出:12V/25A。

 

我想在 350KHz 至450KHz 的范围内将 P.S 与外部时钟同步。 因此、如果我理解正确、我需要将控制器配置为从模式

根据数据表:"在至少接收到一个同步脉冲之前、从转换器不会启动"。

 

在我的系统中、此 P.S 是脉冲发生 器(FPGA)的电压源、可为 UCC28950控制器提供同步脉冲。

 

请提供建议、如何 在不同步的情况下在启动过程中操作 P.S、并且仅 在 P.S 输出电压稳定且 FPGA 准备就绪后、才向 控制器提供同步脉冲。    

 

注意:我有一个启动电路、该电路仅为控制器提供12v 偏置电压、持续时间仅为50ms (该电路无法运行 FPGA)。

 

提前感谢您的快速响应。

NIR。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    NIR、您好!

    我已要求其中一位工程师回复您的帖子。 您应该在今天晚些时候看到一个新的。

    此致

    Peter
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 NIR

    这是一个经典的鸡肉和鸡蛋场景。 我可以想到的唯一解决方案是构建一些低功耗外部逻辑以生成第一个同步边沿-这类似于运行到或门中的简单 RC 计时器。 第二个或输入将是 FPGA 的输出。 接收到初始脉冲后、UCC28950将运行其软启动例程、并在以其自由运行频率运行时使输出上升。 UCC28950在启动时将与 FPGA 输出同步。  

    请注意:必须使同步 PCB 布线尽可能远离 CS 信号、以避免噪声从同步信号的边缘耦合。 您需要采取的另一项预防措施是调整同步信号的占空比、以便边沿不会在 PWM 导通时间的末尾发生。

    此致
    Colin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您的信息反馈。

    加比克