主题中讨论的其他器件:LM5060、 LM5069、 TIDA-01168、
您好,
我们已将用于48V 侧总线的 LM5060用作输出保护器件。它是一种汽车应用。 我们使用两个 MOSFET (IPB180N10S402ATMA1)串联。
我们无法驱动这些 MOSFET,我们已强制停用 UVLO 和 OVP。 我还附上了波形,请帮助我们解决这些问题。 我还附上了原理图
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
我们已将用于48V 侧总线的 LM5060用作输出保护器件。它是一种汽车应用。 我们使用两个 MOSFET (IPB180N10S402ATMA1)串联。
我们无法驱动这些 MOSFET,我们已强制停用 UVLO 和 OVP。 我还附上了波形,请帮助我们解决这些问题。 我还附上了原理图
您好、Raghavendra、
欢迎使用 E2E! 您能否重新上传波形和原理图?
我建议查看我们 的 LM5060设计计算器。 该计算器将帮助确定原理图/MOSFET 是否正常。 该计算器还将解释 UVLO 为何停用 OVP。 填写计算器后、我们将能够进一步帮助您了解更多信息。
计算器所需的一些数据包括总 Cout (所有下游电容、包括直流/直流转换器中的 LC 滤波器)、负载参数、热环境(最大环境温度和 θ PCB 到环境温度)和完整 VIN 范围。
为了帮助您填写计算器工具、我们提供了视频教程。 视频介绍了如何逐单元格输入正确的值。 视频位于 此处。
如果您有任何问题、请告诉我、
黄亚瑟
感谢您的回复,我们使用了 LM5060的设计计算器, 我们在原理图中进行了以下更改(见下面的附件)
计时器= 3 363nF (220nF|| 100nF|| 33nF)
R181= 2K (栅极串联电阻器)
删除了 C145、C24 (在 OUT 引脚 PGND 之间连接)
它运行了一段时间,我们尝试使用 OUT 和 PGND 之间的电容器对其进行测试,之后它停止工作。
我们使用的是 IPB180N10S402ATMA1 MOSFET、具有200nC Qg 和2.5mohms
有时我们会看到 nPGD 上的电压超过0.4V,这是否意味着它是由 VDS 故障延迟引起的?
另外,在 TIDA-001168原理图中 ,47nF 用于计时器,用于48V 侧保护,建议使用
我们是否可以强制停用 UVLO 和 OVP 以及 TEST、或者强制 禁用 UVLO 和 OVP。
此致、
Raghavendra
您好、Raghavendra、
我看了提供的原理图、您的 UVLO 和 OVLO 阈值在48V 工作电压下设置不正确。 OVP 当前设置为约25V、而 UVLO 则设置为约7.22V、对于48V 应用而言、该值较低。 当 FET 电压从7.22V 上升至48V 并且 dV/DT 发生变化时、这可能会导致浪涌事件。
我建议测试20V 的电流设置、看看它是否适用于当前 UVLO 和 OVLO。 如果它工作正常、那么我们知道电路设置正确。 之后、计算不同的 UVLO 和 OVLO 电阻值、并确保它们在输入电压范围内工作。
如果您有任何问题、请告诉我、
Arthur
您好、Raghavendra、
对拖延表示歉意。 因此、即使在 UVLO 和 OVP 被禁用的情况下、该器件也不能在12V 电压下工作?
如果 MOSFET 未完全导通、则可能是栅极增强问题。 您驱动下游的负载类型是什么、您的输出电容是什么? 我将您的信息自己放入计算器中、一切似乎都是正常的、因此您处于 SOA 和正常运行条件下。
我们能否获得一些与数据表第25页中的示波器截图相似的示波器截图? 这将更好地说明 FET 为什么不导通。
谢谢、
Arthur
您好、Raghavendra、
对于 TIDA 问题、我建议使用另一个 E2E 主题、我不熟悉 TI 参考设计。
关于 LM5060-Q1、您是否正确更改了 OVP 和 UVLO 阈值? 如果是、那么我认为问题可能是您的计时器电容。 您能否连接器件打开/关闭的波形并在计时器引脚上连接示波器? 我猜、只要启用 FET、器件就会锁存、但我需要检查一些波形。 还包括波形上的输入电流和输入/输出电压。
谢谢、
Arthur