主题中讨论的其他器件:TPS563201、
你(们)好
我们的客户正在评估此器件。 他们对此评估有疑问。
在数据表中、有加电序列波形。 (图27)
VREG5超过 UVLO (4.3V)后需要200us。 但是 、在评估时、从模式电压达到最高电压开始 VOUT 需要500us。
上述100us 是否有任何变化? (100us 是典型值?)
另一方面、从 EN 启动到 Vout 启动大约需要1.5ms。
此致、
本志本
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你(们)好
我们的客户正在评估此器件。 他们对此评估有疑问。
在数据表中、有加电序列波形。 (图27)
VREG5超过 UVLO (4.3V)后需要200us。 但是 、在评估时、从模式电压达到最高电压开始 VOUT 需要500us。
上述100us 是否有任何变化? (100us 是典型值?)
另一方面、从 EN 启动到 Vout 启动大约需要1.5ms。
此致、
本志本
您好、Koji、
我找不到 EN 高电平与 Vout 上升点之间延迟的数据。 延迟包含三个部分:1) EN 高电平至 VREG5 UVLO、2)模式检测延迟100us、以及3)模式检测高电平延迟100us。 我们只知道延迟2)和3)、但不知道。 VREG5上升时间将由内部 LDO 和 VREG5上的电容器的电平决定。 在本例中、我们只能逐例测量它。 谢谢!
最棒的
Anthony