This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65100:与采用 VQFN 封装的 EMI 相关的布局问题

Guru**** 2378640 points
Other Parts Discussed in Thread: TPS65100
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/639288/tps65100-layout-question-related-to-emi-with-vqfn-package

器件型号:TPS65100

客户使用此论坛中另一篇文章中推荐的 VQFN 版本的参考布局在 TPS65100中遇到 EMI 问题。

在我们的参考布局中、每个电压输出顶层的各个 GND 平面通常通过过孔/推进孔引脚连接器连接 到 BOT 层。 参考设计的顶层没有所谓的"GND-Copper area"。

在实际显示应用中、这些单独的输出电压将全部连接到显示器的一个多引脚连接器。 关于 EMI 行为、建议将 TPS65100与该多引脚连接器的 GND 连接采用哪种最佳做法?

1.使用顶层的 GND-Copper 区域将所有单独输出电压的所有 GND 连接在一起,并将多引脚连接器 GND 连接到此 GND-Copper,同时考虑到返回 TPS65100的所有 GND 电流将共享同一平面 (与 TPS65100下方 BOT 层上的本地 GND 区域一起、通过过孔将所有输出 GND 连接回 TPS65100、从而更大限度地减少高频电流环路)?

2.使用从 TPS65100输出电压到多引脚连接器的单独 GND 电流路径、并在多引脚连接器处将其连接在一起(不带接地覆铜;与 TPS65100下方 BOT 层上的本地 GND 区域一起、通过过孔将所有输出 GND 连接回 TPS65100、从而最大程度地减小高频电流环路)?

或者、您是否推荐完全不同的解决方案?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的请求 Walter、我们将尽快回复您。

    此致。
    Ilona
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Walter、

    您能否提供有关客户所面临 EMI 问题的更多详细信息? 您还可以共享您正在使用的参考布局吗?
    对于 GND 连接、我们建议:
    -避免单轨到连接器。 尽可能使用平面并连接顶层的不同 GND
    -如果可能,对连接器上的 GND 进行分组
    -底层有一个不间断的接地层
    -并行使用多个通孔、而不是单个通孔

    此致、
    Diaara
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Walter、

    您是否有我们的最新动态?

    谢谢。
    此致
    Ilona
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ilona、

    客户将根据上述建议更改布局、并重新扫描 EMI 行为。 这需要一些时间、我将在收到客户的结果后提供反馈。

    此致、

    Walter