This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS3808:CT 引脚直流电平

Guru**** 2386610 points
Other Parts Discussed in Thread: TPS3808
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/647714/tps3808-ct-pin-dc-level

器件型号:TPS3808

如果 TPS3808上的 CT 引脚连接到1/2电源轨(在 Vdd = 3.3V 的情况下为1.65V)、器件是否会将其解释为被拉至 Vdd、然后提供300ms 的延迟?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Steve、

    问得好! 我知道 CT 引脚充电至1.23V 的基准电压。 因此、我认为、如果 CT 引脚通过上拉电阻连接到任何电压、以便 CT 引脚上的电压读数高于1.23V、则器件会认为 CT 引脚连接到 VDD、因此它将提供300ms 的固定延迟。

    在使用连接到 VDD 的上拉电阻器或其他电压时、我尚未确认最大 CT 引脚电流、但如果我们假设在 CT 开路时内部电流源提供220nA 电流、 我们假设允许的最小上拉电阻(10k 欧姆)、那么我们可以看到:

    1.65V 是上拉电压
    220nA 是 CT 引脚电流
    10k Ω 是最小上拉电阻

    1.65V -上拉电阻器上的压降= 1.65V -(10kohm * 220nA)= 1.65V - 0.0022V = 1.6478V

    由于 CT 引脚上的这个1.6478V 大于1.23V 的内部基准电压、我相信器件会认为 CT 引脚已连接到 VDD、并将实现固定的300ms 延迟。

    如果您有任何其他问题、或者我所说的任何内容不清楚或不正确、请告诉我。 谢谢!

    Michael
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    迈克尔-

    感谢您的快速回复-我们需要一些更多信息:

    1.我相信220nA 的充电电流将是一个电压约为1伏的高侧电流镜。 这会使它看起来像上拉而不是所描述的下拉-正确吗? 如果是、这会对您的计算产生什么影响?
    由于电路在 CT 连接高电平时提供300ms 的延迟、而在它保持开路时提供20ms 的延迟、因此我怀疑与1.23V 相比有更多的变化-请检查这一点!
    我们的情况是、在 Vdd = 3.3V 的情况下、CT 引脚上有~ 1MEG 上拉和1MEG 下拉的现场系统。 我们需要了解器件在这种情况下的工作原理-包括过热情况。 它是否会提供20毫秒延迟、300毫秒延迟、有时是一个、还是另一个、具体取决于温度?

    请提供建议!

    此致、

    Steve
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Steve、

    我刚刚为 TPS3808G01 EVM 加电、结果如下:

    VDD = 3.3V 时
    CT 引脚连接到1Mohm 至 VDD
    CT 引脚连接到1Mohm 至 GND

    复位延迟为~317ms (典型值300ms)。

    我认为这是因为3.3V 在电阻分压器之间均匀分压、在 CT 引脚处留下1.65V 的电压、高于1.23V CT 引脚基准电压、因此器件认为这"上拉至 VDD"

    我之前所做的声明不正确、因为我认为您使用的是1.65V 的上拉电压和单个上拉电阻器。 您提到的情况具有3.3V 的上拉电压和两个相等的1Mohm 电阻器(从 CT 到 VDD 的上拉电阻器和从 CT 到 GND 的下拉电阻器)。 在本例中、我们知道 CT 引脚的电压为1.65V、高于1.23V、因此从器件的角度来看、器件认为 CT 被上拉到 VDD。 ~300ms 的延迟结果证明了这一点。

    Michael
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢 Michael 的数据!

    由于此应用的关键程度、我们需要深入探讨这一个问题。

    请提供 CT 引脚的功能原理图和确定延迟时序(300ms、20ms 或作为电容器充电时间的函数)的逻辑。 对于此类大电阻器、存在一个问题、即进入 CT 引脚的泄漏电流可能会改变运行状态、或者可能会使器件进入不稳定状态-尤其是在考虑大变化和宽温度摆幅的情况下。

    我们需要能够显示在工艺、Vdd 和温度范围内存在裕度(以及裕度)、以便器件始终按照所述运行(300ms 延迟模式)。

    Steve
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Steve、

    在确定是否应使用这种不推荐的实施方案之前、我想了解有关该应用程序的更多信息。 客户尝试在数据表中建议的范围之外使用我们的器件、我想首先看看为什么他们这样配置了我们的器件、而不是强制执行不建议的操作。

    TPS3808数据表以及我们的测试结果以及我们保证和建议的结果、使用40k Ω 和200k Ω 之间的单个上拉电阻器上拉到 VDD。 我不确定客户为什么要使用1Mohm 电阻器。 我还不明白为什么它们同时使用上拉和下拉电阻器配置来实现这种开漏输出拓扑。 我想先弄清楚这一点、然后再完成所需的漫长且昂贵的测试过程、以便"能够显示工艺、Vdd 和温度之间存在裕度(以及裕度)、从而使器件始终按所述运行(300msec 延迟模式)"。


    我知道电容延迟逻辑使用了内部电流源和具有定义基准电压的比较器。 该器件首先检查 CT 引脚上的电容、以确定是否连接了外部电容器、引脚是否悬空(小于5pF)或 CT 引脚是否已经大于1.23V (通过上拉电阻器连接到 VDD)。 当 CT 引脚开路(电容小于5pF)或引脚已达到或高于基准电压时、器件将进入固定计时模式。 使用外部电容器、电容器充电至基准电压、从而产生延迟。 这就是在每个主管中完成该任务的方式。 电容器延迟公式始终源自每个电容器定义的电流-电压关系:I = C dv/dt 或数据表公式: 充电电流=外部电容值乘以电容器电压的变化(0V 至基准电压)除以延迟(0秒至对基准电压充电所需的时间)。 我们没有 TPS3808 CT 引脚的功能方框图。 方框图中只有一个显示"复位延迟逻辑"的高级方框。 如果您查看具有可编程延迟的旧监控器件、您将看到电流源和比较器、我认为没有更多的电流源。

    如果客户的使用案例有任何敏感信息或详细信息、请随时通过 michaeldesando@ti.com 直接向我发送电子邮件。 谢谢!

    Michael
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Michael -让我们离开线路。