This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TL7702B:TL7702B 时序问题

Guru**** 2330830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/607445/tl7702b-tl7702b-timing-problem

器件型号:TL7702B

在上电期间、复位将具有一个高/低脉冲。 我是否可以知道这个脉冲是正确的? 如何避免该脉冲?

 

PIN2:Q21.1

PIN7:12V 输入

PIN6:CEx_RESET#

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好、Gary
    我们将审核此帖子、并在7月5日星期三回复您

    谢谢
    Chintan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Gary、

    查看后、我看到 PIN2:Q21.1变为高电平然后变为低电平。 在原理图中、该引脚连接到 Q6、从而允许将该引脚拉高或拉低。 如果您不希望 PIN6:cex_reset#进行脉冲、则将 PIN2:Q21.1保持高电平。 如果您将 PIN2:Q21.1保持在高电平、那么 PIN6:cex_reset#将取决于 SENSE 引脚7。

    是否有理由将 PIN2:Q21.1上拉至高电平然后拉至低电平? 该引脚用于禁用 RESET 和/RESET 输出、但如果不使用该引脚、并且如果您仅希望输出依赖于 SENSE 引脚7上的电压、则将引脚2连接至高电平。

    Michael