主题中讨论的其他器件:TIDA-00778、
如果不 进一步增加栅极导通/关断电阻、我们如何减慢 HO 上升到米勒平坦区以 减少 NFET 浪涌 IAS 事件?
Cboot 值能否直接影响 NFET QD-NC、 从而使 HO 达到 FAST、从而将 BVDSS 驱动得过高? HO 图腾柱 增强 (PChannel Assist) 可能也会以不良的方式影响高侧 NFETS。 注意 到 HO 驱动的 DS 上升时间<50ns 到 米勒 平坦区、 而在第一个脉冲中<100ns 通常 在 BVDSS 源电压上上升良好。 示例; 具有24V BVDSS 的 NFET 在 45V IAS 峰值上随机产生很高的值、 这不是一个安全的条件。 NFET QG=89nc 而24R/24R Ω 栅极驱动器在最近测试的更高 BVDSS 源电压为80V 时可能会影响 HO 输出。
是否可以 为典型的工业栅极驱动器选择 Rboot/Cboot RC 时间常数值、 并使 UCC 效应 NFET 能够驱动过度的预成熟 IAS 事件? 否则、如果 HO 输出 很容易受到低速栅极驱动器通常选择的典型 Rboot/Cboot RC 时间常数的影响、+/-IGPK 4安培<10us PW 的用途是什么? 我的想法是、 为了实现软启动 启动充电周期、需要调节更快的 UCC HO 压摆率能力、而不仅仅是推动米勒平坦区并驱动过程中的 IAS 事件。 根据 Infineon 的说法、米勒平坦区之后经常发生振铃 是一个 IAS 事件、不一定是 由杂散寄生引起的。

