This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7B68-Q1:PG 和 WDO 的驱动能力

Guru**** 2455360 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/672495/tps7b68-q1-driving-capability-of-pg-and-wdo

器件型号:TPS7B68-Q1

尊敬的所有人:

您能否教授 PG 和 WDO 的驱动能力?

您是否有 VOL 与 IOL 间的关系图?

数据是测试结果是可以的、但请教授测试条件。

我期待尽快收到您的回复。

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好、Takao、

    这些输出为漏极开路。 请查看数据表的第7.2节、了解这意味着什么。 这些输出需要一个电源电压的拉电阻器!

    如果内部 MOSFET 导通、则输出为低电平、并提供一条到 GND 的低欧姆路径。 数据表显示、如果5mA 的电流流入 MOSFET、输出电压最高可达0.4V。 当您将1k 上拉电阻器连接到5V 电源电压时、就会出现这种情况。

    另一方面、如果内部 MOSFET 关断、则输出为高电平。 数据表1µA、在这种情况下、高达1 μ A 的泄漏电流可以流入输出端。

    Kai
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Takao、

    MOSFET 的驱动能力将取决于您的系统可以承受的低电平输出电压。 开漏 MOSFET 被设计成在有5mA 电流流经 FET 时具有0.4V 的输出电压。 该电压随电流呈线性变化、因此如果电流减小、低电平输出电压也会降低。 我附加了一个图、显示了低电平输出电压与电流之间的关系。 此图将应用于 WDO 和 PG、因为它们在相同额定电流下具有相同的最大 VOL。

    如果您有任何其他问题、请告诉我。

    此致、

    标记

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Mark-San、

    感谢您的回答、但我想再回答一个问题。

    您是否意味着上拉电阻器值没有限制?
    例如、您能否使用100kΩ Ω 上拉电阻器设置0.05mA 来保证驱动能力?

    我认为、在非常低的电流范围内、此驱动能力可能具有限制。
    换句话说、我认为该驱动能力不是"全部"电流范围内的线性规格。
    这是我的误解吗?

    此致、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好、Takao、

    如果选择100k 上拉电阻、则最大输出泄漏电流1µA μ A 会导致上拉电阻上的压降0.1V。 因此、当输出为高电平时、输出电压将比 Vcc 小0.1V。 这在您的应用中应该是可以的。

    另一方面、如果输出为低电平、输出电压将遵循 Mark 图片的红色图形、表示输出电压远小于0.1V。 这在您的应用中也应该正常。

    Kai
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好、Takao、

    Kai 是正确的、1uA 的泄漏会导致上拉电压产生0.1V 的压降(最坏情况)、这仍然是足够的。 当灌电流为0.05mA 时、VOL 电压将接近0.05V、这将在您的系统中注册为逻辑低电平。

    此致、
    标记