This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC28700:UCC28700

Guru**** 2562120 points
Other Parts Discussed in Thread: UCC28700

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/750751/ucc28700-ucc28700

器件型号:UCC28700

你好

UCC28700控制器 IC 的工作电源电压和电源电流是多少? 请指定值。

谢谢  

Rajashekar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Rajashekar、

    感谢您关注 UCC28700 PSR 反激式控制器。

    根据数据表、该器件可在38V (绝对最大值)至8.1V (典型 UVLO 电平)的电源电压范围内运行。
    对于绝对最大值、建议保持低于35V、对于 UVLO 关断电平、建议保持高于9V (包括纹波最小电压)的裕度。 但是、VDD 需要能够上升到23V (最大值)以上才能启动。 之后、VDD 可根据您的设计要求、假设任何电压在建议的9V 至35V 范围内。 但12~15 V 是较低偏置电源损耗的良好范围。

    启动前的电源电流小于1.5uA、然后在 THR 运行时间内上升至典型值2.1mA (最大值2.65mA)、不包括平均 MOSFET 栅极充电电流。 Total IVDD = Irun + Qg*Fsw、其中 Qg 是 MOSFET 栅极电荷、而 Fsw 是所需的频率。
    当然、Idvdd 在最高开关频率下将是最高的。
    在极轻负载时,Fsw 为低电平,并且 IVDD 在开关脉冲之间减少到 Iwait (最大110 uA)。
    它会针对每个开关脉冲短暂恢复到 Irun 电平+栅极电荷、然后恢复到中间的 Iwait 以最大程度地降低偏置功率。

    此致、
    Ulrich
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Ulrich

    感谢您的回复。

    1)但当我们设计反激式转换器时、IC 从变压器的辅助绕组获取偏置电源。 现在、我应该设计辅助绕组的电压值、并计算其匝数?  

    2) 2)对于 IC、应单独进行测试(我提供 Vdd 电压25V)、该 IC UCC28700的要求是什么、我们可以看到什么观察结果?

    谢谢、此致

    Rajashekar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Rajashekar、

    您的问题1的答案取决于多个设计因素 、而这些因素又取决于要使用 UCC28700的系统的目标规格。   如果没有这些 背景信息、我无法给出具体的答案。  

    不过、通常情况 下、辅助绕组电压反映的是输出绕组电压(在退磁间隔期间)按辅助绕组与秒匝数比进行缩放。 例如,如果您的输出电压为5V,并且您需要15V 的辅助偏置电压,则您需要3:1的辅助绕组匝数比。  这是匝数比、不一定是实际匝数。  实际匝数取决于变压器总功率吞吐量、磁芯尺寸和磁芯材料、pri:sec 比率以及其他注意事项。

    如果输出电压在某个范围内发生变化、则必须选择一个辅助:sec 比率、以适应每侧的最小电平。  也就是说、如果 Vout 可以降至~1.8V (例如在 USB 充电器示例中、在恒流模式下) 、并且您希望确保 VAUX 在此情况下不会降至10V 以下、则 AUX:sec 比率必须为5.6:1。  这意味着在正常的5V 输出时,VAUX 将大约为28V。  (我忽略了二极管压降的影响。   数据表过程会将这些因素考虑在内。)

    对于您的问题2:如果没有 专用测试设备和固定装置、则很难单独测试 IC。  这是因为 DRV 输出同时取决于 CS 和 VS 上的动态输入。  对 VDD 施加25V 电压以启用 IC 非常简单、但该器 件旨在监控多种故障条件、并且在 VS 和 CS 上没有任何开关输入的情况下、它几乎会因检测到的故障立即关断。   发出 DRV 脉冲时、测试设备必须协调启动与 VS 和 CS 预期响应之间的正确时序。  本质上、测试设备必须模拟 反激式电源的运行 、其中 IC 正在模拟控制。

    当 DRV 变为高电平时、IC 期望 CS 上的电压在 最大时间间隔内上升到一个最小值以上、或者它将假定发生故障并关断。  (有关详细信息、请查看数据表。)  同时、由于 RS1电阻器两端的辅助绕组上的负电压、IC 预计会有电流从 VS 引脚流出。  如果该电流在3个开关周期内不够高,它将因输入欠压而关断。  假设它足够高、则在退磁间隔结束时检测到 VS 处的电压拐点(请参阅数据表)、如果电压过低、DRV 脉冲宽度会增加、如果在3个周期内电压过高、则声明 OVP。   独立于应控制的转换器来测试此 IC 是一项复杂的工作。

    我 建议订购 EVM (http://www.ti.com/tool/ucc28700evm-068)、并在 EVM 运行时观察其上的信号。
    当然、使用隔离式电源以及适当的高电压探测和安全技术。

    此致、
    Ulrich