This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7A8300:输出端存在直流电压、EN 引脚逻辑低电平

Guru**** 2445440 points
Other Parts Discussed in Thread: TPS7A8300, ADS54J60

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/747236/tps7a8300-dc-voltage-present-on-output-with-en-pin-logic-low

器件型号:TPS7A8300
主题中讨论的其他器件:ADS54J60

您好!

我使用4个 TPS7A8300为定制板上的 ADS54J60供电。 ADS54J60的要求之一是、在启动 DRVDD (1.9VD)之前启动 IOVDD (1.15V)、否则将无法正确加载默认寄存器值。

下面是浅蓝色屏幕截图顶部的数字信号的屏幕截图、它们驱动 FPGA 中每个 TPS7A8300上的 EN 引脚。 在屏幕截图底部测量了通道1、2、3和4的输出电压。

FPGA 脱离复位(n_rst)、然后在 LDO 上进行序列。 唯一的问题是、即使输出本应处于关闭状态、1.9VD 的输出端也存在大约800mV 的电压。

缩小后、您可以看到、当每个其他电源轨都处于零时、1.9VD 电源轨在加电时立即达到0.8V:

我的1.9VD 电路:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Charles、

    当我们看到这样的情况时、对于具有多个电压轨的负载、这通常是因为还有其他一些电压轨处于上升状态、并且负载(通常通过内部二极管)会泄漏到本应关闭的电压轨。 在此期间是否有任何其他电源轨仍在运行?

    您能为我们确认一些其他事项吗?

    • 此时1.9VD 的输入电压是什么样的?
    • 原理图似乎显示了每个 LDO 的不同使能信号、但我只能看到示波器快照(1.15V)上显示的一个使能标志。 这是实际启用有问题 LDO 的信号吗?
    • 从关闭到重新打开的时间已经过去了多少时间?

    此致、

    Kyle Van Renterghem

    应用程序和验证管理器

    线性和低压降稳压器

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kyle、

     

    在此期间是否有任何其他电源轨仍在运行?

    是的、FPGA 电压轨1V、1.8V、2.5V 和3.3V 全部导通。

    此时1.9VD 的输入电压是什么样的?

    下面是电路板的+5V 主电源(黄色)、中间2.1V (绿色)(即1.9VD 的输入)、1.9VD (蓝色)和1.9VA (红色)的屏幕截图:

    另一个2.1V -> 1.9VA/1.9VD 的方框图:

    原理图似乎显示了每个 LDO 的不同使能信号、但我只能看到示波器快照(1.15V)上显示的一个使能标志。 这是实际启用有问题 LDO 的信号吗?

     


    不可以、每个 LDO 都有单独的使能端、它位于此处的屏幕截图中:

    从关闭到重新打开的时间已经过去了多少时间?


    它应该被断电的时间是5V 打开并且 FPGA 将使能置为有效的时间。 这大约是300ms。

    您可能会注意到的一点是、我们在1.9VA 电源轨上看不到这种行为。 1.9VA LDO 电路与1.9VD 相同。 它保持在0V、直到我们将 ENABLE 置为有效。 我想它是由 ADS54J60s 在1.9VA 和1.9VD 上的负载差异决定的。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我刚意识到我在上一篇文章中做了一些可能会令人困惑的事情。 我将软启动电容器从10nF 更改为100nF、以查看会产生什么影响、但没有将其改回。 下面是相同的屏幕截图、但软启动为10nF:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Charles、

    感谢您提供的其他信息、根据您的示波器截图、其中显示了5V、2.1V 和两个1.9V 电压轨、负载(FPGA)内似乎存在导致此问题的内部连接。 我们知道 FPGA 导致这种情况的原因 是 LDO 的输出实际上高于 LDO 的输入。 这不是线性稳压器的工作方式、除了非常短的瞬态事件、输出始终低于输入电压。 这还意味着、您会导致反向电流流流过 LDO 以对输入进行充电、这可能会损坏 LDO 和/或降低其长期可靠性。

    基于 LDO 输出电压上升到1.1V 至1.4V 之间这一事实、我们知道它不是来自1.0V 电源轨。 我猜是1.8V 电压轨为 LDO 的输出充电(因为 Vout 大约低于1.8V 的二极管压降)、但您也可能需要检查2.5V 和3.3V 电压轨。

    此致、

    Kyle Van Renterghem

    应用程序和验证管理器

    线性和低压降稳压器

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Kyle、

    漏电似乎是通过 ADC 和 FPGA 来实现的。 我最喜欢的是、我们的1.9VD 轨、 应断开连接至 ADC 上的引脚8和47的连接、ADC 上的引脚8和47应连接至 FPGA 的1.8V 电压轨、该电压轨用于与 ADC 之间的所有数字逻辑线路。 看起来、通过为 ADC 的数字逻辑使用单独的电源、1.8V 电压泄漏到1.9VD 输出。 是这样吗? 您能否共享任何可能导致该问题的 ADS54J60内部信息?

    我将继续并将其标记为 Resolved (已解决)。 感谢您从我的上述评论中获得任何反馈。