主题中讨论的其他器件: TPS7B6350EVM
您好!
我们收到了客户关于 TPS7B63-Q1的问题。
请帮帮我们。
[问题]
在以下启动 条件下、输出电压的过冲电平是多少? 它们希望峰值电压低于5.5V。 IC 能否满足其要求? 如果您可以提供波形、那会很有帮助。
P/N:TPS7B6350-Q1
VIN=8V
压摆率= 2V/ms
Iout=0A
EN=上拉至 Vin
此致、
tateo
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我们收到了客户关于 TPS7B63-Q1的问题。
请帮帮我们。
[问题]
在以下启动 条件下、输出电压的过冲电平是多少? 它们希望峰值电压低于5.5V。 IC 能否满足其要求? 如果您可以提供波形、那会很有帮助。
P/N:TPS7B6350-Q1
VIN=8V
压摆率= 2V/ms
Iout=0A
EN=上拉至 Vin
此致、
tateo
您好、Tateo、
对于较慢的输入压摆率、稳压器在 Vin 上升时处于压降状态、控制环路驱动导通 FET 以允许尽可能大的电流。 在此期间、Vout 几乎与 Vin 相同、因为导通 FET 电阻很小、并且您的应用没有额外的负载电流。 一旦输出达到所需的调节电压、控制环路通过减小流经导通 FET 的电流进行响应。 不过、该响应时间以及因此而产生的过冲幅度由 LDO 带宽决定。 TPS7B63带宽可根据负载瞬态的响应时间进行估算。
LDO 的响应时间是指输出开始下降到输出停止下降的时间。 如上所示、这大约是一个除法的十分之一或20us、表示带宽为50kHz。 许多 LDO 通常具有大约10kHz 的带宽。
在以低输入压摆率启动时、输出电压可以跟踪超过标称输出电压的输入电压、直到控制环路通过减小流经导通 FET 的电流进行响应。 如果响应时间约为20us、输入压摆率为2V/ms、则过冲可估算为:
过冲= 2V/ms * 20us = 40mV
这表明 TPS7B63-Q1具有足够的裕度、可满足客户的500mV 要求。
谢谢、
Gerard
您好、Tateo、
这是使用 TPS7B6350EVM 的 TPS7B63-Q1的启动波形。 过冲约为200mV。
测试条件:
VIN = 8V
VIN 压摆率= 2V/ms
Vout = 5V
Cin = 22uF
COUT = 10uF
Iout = 0mA
此处提供了有关用于测量此启动的 EVM 的更多信息:
http://www.ti.com/lit/ug/slvuaz6/slvuaz6.pdf
谢谢、
Gerard