This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CSD17308Q3:MOS 损坏风险

Guru**** 2502205 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/930242/csd17308q3-mos-damage-risk

器件型号:CSD17308Q3

您好、先生、

客户将 CSD17308用于超级电容器应用、目前存在以下问题:

1.这是客户的原理图、R3和 C11是软启动功能、但由于在达到 Vth 电压之前已经有2A 的能量、这个因素是否会导致 MOS 损坏?

 如果有任何建议或想法、敬请告知。

  请参阅下面的波形。

图1 (具有 C11_Cap)

CH1:栅极电平

通道2:VDS

通道3:浪涌电流

图2。 (取下 C11帽)

CH1:Vgate 电平

通道2:VDS

通道3:浪涌电流

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Tommy、

    感谢您向客户推广 TI FET。 首先要考虑的是浪涌事件期间的 SOA (请参阅数据表中的图10)、其持续时间略长于1秒。 在第一个波形中、VDS 似乎从负电压开始、并在 FET 导通且漏极电流为2A 时变为+0.88V。 这些条件完全符合 FET 的 SOA 功能:1V/100ms SOA 电流> 40A。 这是比我们测试的时间更长的时间段、但应该是可以的。 另一个需要考虑的因素是数据表中图1所示的瞬态热阻抗。 对于1秒的单脉冲、这基本上是直流、瞬态热阻抗因子为1。 计算得出的 TJ 上升时间= 0.88V x 2A x 4.5°C/W = 7.92°C。 这也是可以的、但取决于电路板布局和层叠以及环境条件、包括 Tamb 和 Tcase。

    移除 C11可加快 FET 的导通速度、峰值 VDS 更低、稳定速度更快。 这应该减少 FET 中的功率耗散和浪涌瞬态期间的温升。

    客户的应用程序是否有问题?

    以下是一些有用信息的链接:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Tommy、

    跟进以查看您的问题是否已解决、或者您是否有其他问题或需要更多信息。 请告诉我。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    再次测量时,位置 R3变为10K 欧姆,是否 有最佳建议?

    图1 (R3:10K)

    CH1:栅极电平

    通道2:VDS

    通道3:浪涌电流

    图2 (R3:100K)

    CH1:栅极电平

    通道2:VDS

    通道3:浪涌电流

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vic:

    感谢您的更新。 您能否澄清客户在其应用中是否遇到任何问题或故障? 是否存在 FET 导通时电流升至约2A 的问题? 我没有看到 SOA 有任何问题、也没有看到 FET 过应力以及过多的功率耗散。 请告诉我问题是什么。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    请参阅图中的、我的客户多次使用电源开/关、MOSFET 烧坏、浪涌电流约为2A 至1.3秒

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vic:

    感谢您的更新。 我向您发送了一个朋友请求、并希望通过定期电子邮件继续此讨论。 我将关闭此主题并等待您接受朋友请求。

    同时、我希望您让客户放大 FET 的导通和关断。 在2s/div 时、很难看到波形的任何细节。 它们可能会在 VDS 或 ID 上触发示波器。 我将查看漏极电流或漏源极电压是否存在任何过冲或下冲。 保持相同的3个波形。 只需放大到更小的时间刻度、我们就可以看到 VDS 和 ID 的上升沿和下降沿。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vic:

    跟进 E2E 咨询。 您客户应用中 CSD17308Q4的故障率是多少? 这是在开发过程中发生的、还是在生产过程中发生的? 您能否在封装顶部共享器件标识。

    --------------------------------------

    重播

    你(们)好

    此问题发生在一个装置上、它发生在产品质量测试期间。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vic:

    我正在关闭此主题、并将通过电子邮件联系您。