大家好、
我对 LM5069的 PG 引脚具有困惑。
在 LM5069MMX-1/NOPB 芯片应用中、VIN 已建立、PG 引脚上拉至3.3V。
1.12us 后、EN 到达、PG 信号将上拉至约2V。

2.但当 PG 管脚上拉断开时、发现 PG 管脚电压会波动到负电压。

此致、
马特.
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 Avishek:
如前所述、因为电路板上的所有9个器件(LM5069)都遇到了相同的现象。
他们想知道是否有任何机制(如时序要求)可能导致这种现象。
因为他们进行了比较测试来 验证这种现象是否与上拉电源几乎没有关系。
测试1:使用3.3V 上拉电源时、在 EN 建立后的12us 下冲为2V。
测试2:没有3.3V 上拉源、在 EN 建立后存在500mV 下冲。
如以下波形所示。


因此、他们怀疑内部是否有任何特殊的时序机制、这可能导致这个过冲/下冲。 (两次测试均为12us 延迟)
非常感谢您的解释和支持。
此致、
马特.