This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65220:PMIC 功能理解

Guru**** 1561515 points
Other Parts Discussed in Thread: TPS6521905, AM6412, TPS22965
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1339010/tps65220-pmic-features-understanding

器件型号:TPS65220
主题中讨论的其他器件:AM6412TPS22965、TPS6521905

大家好!

我必须研究为 Sitara AM6412供电的尽可能紧凑的解决方案、我找到了一些可能适合这种情况的 PMIC 基准。

( 唯一未使用的接口是 QSPI、PCIe、UART)

以下是有关 TPS6522053和65219型号(从01至08、加上0C)的一些问题。

1 -因为有很多变体,是否有文档解释这两个部分之间的区别?( SLVAFE9在6521904停止)?

2 -您能否解释 FSD 功能在 TPS6522053和 TPS6521901至04上默认启用的用途。  

  -"第一"是指:部件第一次看到功率,还是意味着每次看到功率,因此绕过 EN 输入信号控制(我们确实需要一个使能控制)?

 -  FSD 可能只适用于 I2C 功能,它必须连续运行,而不是直流/直流和 LDO 功能。 请说明。

3-在所有的变体中有一个可以编程"在家里"?

4 -对于默认情况下启用此功能 但在家中无法编程的部件,我们如何禁用 FSD?

 5 -使用3V3 LDO1输出为 AM6412 3V3引脚(例如 VDDSHV_MCU 等)供电时、有什么问题(考虑到总电流< 400 mA) ? 所有示例都使用一个额外的 TPS22965  

6-相对于 LDO1、您能解释一下"旁路"与"负载开关"的概念吗? 。 当 LDO-VIN=3、3V 和我们希望 LDO-Vout=3、3V 时是否相同?

7-假设 LDO-VIN = 3.3并且 LDO1配置为旁路模式(默认),我们是否应该期望 LDO1-LDO1 VOUT 等于3.3-0.2*0.4 (由于旁路电阻)= 3.22V? 或者我们应该考虑损耗至少为300mV 的压降吗?

8 -同样的问题当 LDO1配置为负载开关模式时:只有0.2欧姆 Rswitch 必须考虑?

9 -在 SKAM64 EVM 中、我们可以注意到、尽管 TPS6522053采用"By_default"旁路模式、但 LDO1_VIN=3.3V 期望 LDO1_VOUT=3.3V。 这是如何管理的?

此致、

布鲁诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您使用 E2E。 请在下方查找我们的反馈、如果有任何问题、请告诉我们。

    user5039443 said:
    1 -因为有很多变体,是否有文档解释了这两个器件之间的区别?(SLVAFE9在6521904停止)?

    [TI]有一些新变体尚未添加到 AM64x 应用手册中。 您可以在以下应用手册的表3-1 (第5页)中找到 AM62x 和 AM64x 的所有现有型号之间的比较: https://www.ti.com/lit/pdf/slvafd0

    user5039443 said:
    4 -对于默认情况下启用此功能 且不可在家中编程的部件、如何禁用 FSD?

    [TI]启用 FSD 功能后、只有在 PMIC 从"无电源"变为"活动"时、EN/PB/VSENSE 引脚的状态才会在首次上电期间被忽略。 首次上电完成且释放 nRSTOUT 后、PMIC 将开始监控 EN/PB/VSENSE。   

    user5039443 said:
    3 -在所有变体中有一个可以编程为"在家"吗?

    [TI]是的、TPS6521905是用户可编程版本。 默认情况下、它附带所有禁用的电源轨、并允许客户配置自定义 NVM 配置。 可通过以下链接在产品页面中找到编程指南: https://www.ti.com/product/TPS6521905

    user5039443 said:
    4 -对于默认情况下启用此功能 且不可在家中编程的部件、如何禁用 FSD?

    [TI]可通过写入地址0x20位#7上的寄存器字段"PU_ON_FSD"来更改 FSD 设置。 启用 FSD 的预编程器件不允许在执行上电序列之前更改任何 NVM。 用户可编程版本(TPS6521905)允许为包括 FSD 在内的大量寄存器字段配置自定义 NVM 设置。

     5 -使用3V3 LDO1输出为 AM6412 3V3引脚供电(例如 VDDSHV_MCU 和其他引脚)时有什么问题(考虑总电流< 400 mA) ? 所有示例都使用额外的 TPS22965 特性、

    [TI]该序列的处理器规格要求3.3V 电源首先斜升、并且大多数 PMIC 型号的 LDO1在 3.3V 电源轨后斜升。 如果对序列和设置进行了相应配置、定制 NVM 配置可能允许将 LDO1用于3.3V IO 域。

    user5039443 said:
    6 -相对于 LDO1、您能解释一下"旁路"和"负载开关"的概念吗? 。 当 LDO-VIN=3、3V 且我们希望 LDO-Vout=3、3V 时是否相同?

    [TI]旁路功能允许在负载开关和固定1.8V LDO 之间切换电源轨配置。 例如、一些 PMIC 型号将 LDO1配置为旁路、并通过 VSEL_SD 引脚设置具有以下极性的输出电压:

    • VSEL_SD 高电平、LDO1=3.3V (充当旁路、类似于负载开关并需要 PVIN_LDO1=3.3V)
    • VSEL_SD 低电平、LDO1=1.8V (充当固定1.8V LDO)

    7-假设 LDO-VIN = 3.3并且 LDO1配置为旁路模式(默认)我们是否应该期望 LDO1-LDO1 VOUT 与3.3-0.2*0.4 (由于旁路电阻)相等(最坏的情况)= 3.22V? 或者我们应该考虑损耗至少300mV 压差?

    [TI]当配置为旁路时、压差将是200毫欧(或250毫欧)乘以电流。

    user5039443 said:
    8 -当 LDO1配置为负载开关模式时,同样的问题:只需考虑0.2 Ohm Rswitch ?

    [TI]是的、0.2欧姆或0.25欧姆取决于输入电压。

    user5039443 said:
    9 -在 SKAM64 EVM 中、尽管 TPS6522053采用"By_default"旁路模式、但我们可以注意到 LDO1_VIN=3.3V 需要 LDO1_VOUT=3.3V。 这是如何管理的?

    [TI]当 PVIN_LDO1=3.3V 时、LDO1的输出不会恰好是3.3V。 VLDO1将是3.3V 减去压降、该压降基于输出电流和内部 FET 电阻。 为简单起见、输出电压标记为3.3V、 因为确切值取决于电流消耗。  

    谢谢。

    布伦达

    [/quote]
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brenda:

    感谢您的快速回复。

    但是、电路板上仍有一些

    2- 第一次 上电意味着:

      -首次上电( PVIN 检测)后设备制造? 或  

      -每次 PVIN 从"未检测到"状态到"已检测到"状态时? 因此、这意味着每次电路板断电然后通电时、       VOUT 输出将独立于 EN_PB_SENSE 输入?

    2B -在施加触发信号之前、您建议怎样防止所有 Vout 建立(遵守序列顺序)。

    2C -在状态图7-10中、我找不到 FSD 的任何参考。 允许进入活动状态的"根据请求"不取决于 FSD。 难道不是这样吗?

    10-在 Sitara AM6412数据表中、图7-5显示了相关的上电序列、但我找不到任何指定电源轨之间所需延迟的时序值。 我们在哪里可以找到这些信息?

    此致、

    布鲁诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    请在下方查找我们的反馈、如果有任何问题、请告诉我们。  

    2- 第一次 上电意味着:

      -首次上电( PVIN 检测)后设备制造? 或  

      -每次 PVIN 从"未检测到"状态到"已检测到"状态时? 因此、这意味着每次电路板断电然后通电时、       VOUT 输出将独立于 EN_PB_SENSE 输入?

    [/报价]

    [TI]首次上电意味着每次主电源(VSYS)上的电压超过 POR 阈值时。 每次 PMIC 从"无电源"变为"运行状态"时。  

    2b -在应用触发信号之前,您建议如何防止所有 Vout 建立(遵守序列顺序)。

    [TI]为防止 PMIC 在首次上电时忽略 EN/PB/VSENSE 引脚的状态、我建议使用禁用自定义 NVM 配置和 FSD 的用户可编程版本(TPS6521905)。 仅供我们参考、使用已启用 FSD 的现有变体之一会有什么问题? 我们未发现任何使用 AM64或 AM62的客户报告 FSD 功能存在问题。  

    2c -在状态图图7-10中找不到 FSD 的任何引用。 允许进入活动状态的"根据请求"不取决于 FSD。 不应该是这种情况吗?[/报价]

    [TI]启用 FSD 后、在第一次上电过程中会忽略下图中突出显示的"按需"。

    10-在 Sitara AM6412数据表中、图7-5显示了相关的上电顺序、但我找不到任何指定电源轨之间所需延迟的时序值。 我们在哪里可以找到此信息?

    [TI] AM64处理器仅需要前一个电源轨便可在启用下一个电源轨之前获得稳定的电压。 由 PMIC nRSTOUT 驱动的 MCU_PORz 没有时序要求。 对于有关 AM64处理器的任何问题、我建议向处理器论坛单独提交 E2E。   

    谢谢。

    布伦达

    [/quote][/quote]
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brenda:

    感谢您的回答。

    2B:嗯,考虑到我们仍然能够独立于 PMIC RSTOUT 强制进行 Sitara 复位,这可能是可以的。 问题是、我认为提供一项本应控制 PMIC 输出的功能很奇怪、但除了这不是第一次。 到目前为止、我不知道该例外的目的。 因为我觉得很奇怪,所以我想确定不会有水仙。

    5 -由于3V3是应用到 Sitara 的第一个轨,为什么不简单地应用3V3 VSYS 输入而不是由 GPO2选通呢?

    此致、

    布鲁诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Bruno、您好!

    以下是我的反馈:

    FSD: FSD 可帮助那些仅通过外部逻辑/IC 控制 PMIC 断电的应用。 在这种情况下、只要输入端存在有效电压、PMIC 就可以打开。 之后、外部逻辑/ IC 接管并驱动使能引脚以在需要时触发断电序列。

    3V3电源轨 :您在电力输送图(PDN)中看到的外部电源开关是可选的,因为3.3V 域是加电序列中的第一个轨,是断电序列中的最后一个轨。 分立式电源解决方案不包括该模块。 我们建议使用外部电源开关让 PMIC 控制整个时序。 如果未使用外部电源开关、则3.3V 前置稳压器直接连接到用作"常开"电源轨的处理器、它不会在冷复位期间或在 PMIC 上检测到故障时进行下电上电。  

    谢谢。

    布伦达