主题中讨论的其他器件:CSD17577Q3A
大家好、
我的客户想要了解如何设计 Q2 (FET, FDMS86252), T2 (变压器, LDT1038-50R), Q10 (FET, CSD17577Q3A)和 L4 (电感器、150nH)供电。
客户已经查看了 TPS253731 DS、但没有找到这些计算结果。 请支持该功能。
顺祝商祺,纽约
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我的客户想要了解如何设计 Q2 (FET, FDMS86252), T2 (变压器, LDT1038-50R), Q10 (FET, CSD17577Q3A)和 L4 (电感器、150nH)供电。
客户已经查看了 TPS253731 DS、但没有找到这些计算结果。 请支持该功能。
顺祝商祺,纽约
大家好、
通常、我将使用功率级设计器工具(https://www.ti.com/tool/POWERSTAGE-DESIGNER)。
将变压器信息(PRI:SEC = 6:1、L = 65uH)放入参数中:
1.检查变压器峰值电流。 确保变压器饱和电流高于峰值电流的~120%。
2.在初级侧 FET 的示例中检查 FET 的均方根电流和峰值 Vds (off)。
-对于额定电流,所选 FET 通常具有大于 RMS 值的2倍。 过低的导通电阻有时会导致高 Coss 和开关损耗。 开关损耗和条件损耗之间存在折衷。
-对于额定电压,初级 FET 通常为150V。次级 FET 需要考虑漏电感和杂散电感引起的过冲。 Voff、sec = Vout + Vin/N + Vovershoot。 您可以假设上冲是开始选择 FET 时其它部件之和的~1/3到1/2。 然后、您可以在稍后调整缓冲器电路、以调整过冲电压。
3. L4是滤波器电感器。 确保其电流额定值高于 rms 值、且其饱和电流高于峰值。 通常会增加30-50%的裕度。
还可以在用户指南(https://www.ti.com/lit/ug/slvubb4b/slvubb4b.pdf)中找到滤波器值计算方法
此致、
帝昂