工具与软件:
您好!
基于我最近帖子的类似设置(https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1377231/lm5069-no-latch-off-after-high-overcurrent-load)
我有一个关于在 LM5069的输出端上连接带电高电容的影响的问题:巧合的是、我们发现、在输入端开路时在输出端连接一个大电容会导致 IC 下降。
测试设置(如下图所示):
- 输入线路开路且0V 至 GND -此处未连接
- C_ext (14mF)被充电至48V 并通过机械开关连接到输出端
当机械开关闭合时、我们可以看到 LM5069 IC 损坏且 OUT 引脚烧毁。 我对此的看法:
- 关闭机械时。 开关期间、从 C_ext 到 C1和 C2的浪涌电流会较高。 如果 C1上的电流高于约100A、则会导致分流电阻上出现超过0.3V 的压降、这意味着在和中检测并超过最大值 规格->如果是真的、为什么 OUT 引脚会烧坏? 如果这是故障原因、您是否看到过添加与 Q1串联的背对背 FET 以阻断反向电流之外的任何其他解决方案?
- 由于开关反弹和电容和线路电感之间的振荡、OUT 和内联上可能会出现电压尖峰(C_ext 输出:大约1m 的实验室线)-> D2/D1应抑制这些尖峰、D3应阻止负电压摆幅。
- 在输出端连接48V 常规电源并打开电源不会损坏 IC。 因此它肯定与高电压瞬变或浪涌电流有关
您是否知道什么会导致短路电流通过 OUT 引脚?
遗憾的是、到目前为止、我没有相关的测量数据、在烧录下一个样片 PCB 之前、我需要知道要查看的位置。
