This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65911:TPS6591133中 GPIO7和 VDDCctrl 之间的时隙

Guru**** 2383260 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1447903/tps65911-the-time-slot-between-gpio7-and-vddcctrl-in-tps6591133

器件型号:TPS65911

工具与软件:

嗨、先生们、

我们测量了 TPS6591133的电源轨、以检查其电源序列、从而符合下图

所有时隙均为2ms、但我们发现 GPIO7与 CORE_VDD/VDDCtrl 之间存在延时时间。 您是否具有每个计时求解的容差或范围?  谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Samuel:  

    TPS6591133的内部 RC 振荡器(时钟源)的输出频率精度为 ±15%。
    该2.28ms 间隔在 预期2ms 的±15%范围内。 这是正常的。

    如果还有任何其他问题、请告诉我。

    此致、  
    Sarah

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢、Sarah、这个问题迎刃而解。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    很高兴能提供帮助、塞缪尔!