主题中讨论的其他器件: BQ25731EVM
工具与软件:
你(们)好
我想问、在为 BQ25703A 选择外部4 MOS 时需要注意哪些关键参数、或者必须满足哪些指标? 非常感谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
你(们)好
我想问、在为 BQ25703A 选择外部4 MOS 时需要注意哪些关键参数、或者必须满足哪些指标? 非常感谢
你好、Tiger
我还想询问、BQ25703A 芯片上的 CHRG_OK 引脚的功能是什么? 根据手册、当 BQ25703a 的输入端子没有输入电压时、CHRG_OK 引脚处于低电平。 当 BQ25703a 的输入端子上存在电压且该电压介于3.5V 和24.5V 之间时、如果满足其他条件、CHRG_OK 引脚将变为高电平。 不过、我发现 CHRG_OK 引脚在测试期间保持高电平。 请注意、CHRG_OK 引脚通过10k 电阻器从外部上拉至3.3V
你好、Tiger
[报价 userid="628188" url="~/support/power-management-group/power-management/f/power-management-forum/1430313/bq25703a-application-issues-with-bq25703a/5574014 #5574014"]然后、我尝试按图2所示向 SW 引脚添加一个 RC 滤波器电路来减少此过冲、但我发现 添加 RC 滤波器电路后过冲变得更加严重。 我不明白为什么这种情况是否与 RC 值、RC 到 PGND 的接地以及 RC 接地的面积大小有关?
您好、Susan、
准确测量 VSW 波形非常困难。 同样也很难看出区别。
此致、
老虎